【考研类试卷】复旦大学《电子线路与集成电路设计》真题2009年及答案解析.doc
《【考研类试卷】复旦大学《电子线路与集成电路设计》真题2009年及答案解析.doc》由会员分享,可在线阅读,更多相关《【考研类试卷】复旦大学《电子线路与集成电路设计》真题2009年及答案解析.doc(3页珍藏版)》请在麦多课文档分享上搜索。
1、复旦大学电子线路与集成电路设计真题 2009 年及答案解析(总分:50.00,做题时间:90 分钟)一、B/B(总题数:1,分数:6.00)1.如图 1 所示的逻辑电路,写出 Y 的最简与或式、最简或与式、最简与非-与非式、最简或非-或非式、最简与或非式。 (分数:6.00)_二、B/B(总题数:1,分数:18.00)2.请设计一个 2 位二进制全加器,分别满足以下要求:(1)用与非门 NAND 实现,要求不能有反变量输入;(2)要求设计的全加器具有最小延时;(3)要求设计的全加器具有最少的门电路。(分数:18.00)_三、B/B(总题数:1,分数:16.00)3.用一个 1 位二进制全加器、
2、若干 D 触发器及其他门电路设计以下电路:(1)设计一个串行 4 位二进制加法器,它有 3 个输入端:X 1、X 2和 X3,其中 X1、X 2为加数和被加数,数据从低位开始输入。X 3为字同步信号,当输入到第 4 个数码时,字同步信号 X3=1,表示一个字(4 位)相加结束,电路回到初始状态;(2)若存在并行输入的 4 位数 A3A2A1A0(A3为高位),请将它们转为上述串行加法器的输入数据 X1,同时产生字同步信号 X3;(3)上述串行加法器的和输出为串行输出,请将它转化为并行输出 S3S2S1S0(其中 S3为高位)。要求有解题步骤,画出电路图。(分数:16.00)_四、B/B(总题数
3、:1,分数:10.00)4.(1)将 T 触发器转换为 JK 触发器:(2)用如图 1 所示的 D 触发器、JK 触发器、SR 触发器和 T 触发器设计一个 4 位异步加法计数器,其中 D 触发器的输出为最低位,T 触发器的输出为最高位。 (分数:10.00)_复旦大学电子线路与集成电路设计真题 2009 年答案解析(总分:50.00,做题时间:90 分钟)一、B/B(总题数:1,分数:6.00)1.如图 1 所示的逻辑电路,写出 Y 的最简与或式、最简或与式、最简与非-与非式、最简或非-或非式、最简与或非式。 (分数:6.00)_正确答案:(解:画出卡诺图如图 2 所示。 * 由电路图可知*
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
5000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 考研 试卷 复旦大学 电子线路 集成电路设计 2009 答案 解析 DOC
