[考研类试卷]计算机专业基础综合计算机组成原理(存储器层次结构)历年真题试卷汇编1及答案与解析.doc
《[考研类试卷]计算机专业基础综合计算机组成原理(存储器层次结构)历年真题试卷汇编1及答案与解析.doc》由会员分享,可在线阅读,更多相关《[考研类试卷]计算机专业基础综合计算机组成原理(存储器层次结构)历年真题试卷汇编1及答案与解析.doc(21页珍藏版)》请在麦多课文档分享上搜索。
1、计算机专业基础综合计算机组成原理(存储器层次结构)历年真题试卷汇编 1 及答案与解析一、单项选择题1 存储器的存取周期是指_。【浙江大学 2000 年】(A)存储器的读出时间(B)存储器的写入时间(C)存储器进行连续读或连续写操作所允许的最短时间间隔(D)存储器进行一次读或写操作所需的平均时间2 下列存储器中,_的速度最快。【华中科技大学 2005 年】(A)控制存储器(B)磁带(C)磁盘(D)主存3 在下列存储器中,若按存储器容量和存储周期从小到大的顺序排列,应为_。【上海交通大学 1997 年】(A)高速缓存、寄存器组、主存、磁带、软盘(B)寄存器组、高速缓存、主存、磁带、软盘(C)寄存器
2、组、高速缓存、主存、软盘、磁带(D)高速缓存、寄存器组、主存、软盘、磁带4 工作速度较快的存储器是_。【华中科技大学 2002 年】(A)静态随机存储器(B)动态随机存储器(C)顺序存储器(D)无法比较5 U 盘是现代计算机常用的一种移动存储设备,按存储介质分类,它属于 _。(A)半导体存储器(B)磁表面存储器(C)磁芯存储器(D)光盘存储器6 主存储器一般由 RAM 和 ROM 组成。按存取方式分类,_。【重庆大学 2000年】(A)RAM 和 ROM 都属于随机访问存储器(B) RAM 和 ROM 都属于串行访问存储器(C) RAM 属于随机访问存储器,ROM 属于串行访问存储器(D)RA
3、M 属于串行访问存储器,ROM 属于随机访问存储器7 下列叙述中_是正确的。【上海交通大学 1995 年】(A)大多数个人计算机中可配置的最大主存容量受地址总线位数的限制(B)大多数个人计算机中可配置的最大主存容量受指令中地址码位数的限制(C)可编程逻辑阵列(PLA)也是主存的一部分(D)磁盘上的信息必须定时刷新,否则无法长期保存8 相联存储器是按_进行寻址的存储器。【西安交通大学 2001 年】(A)地址指定方式(B)堆栈存储方式(C)内容指定方式(D)地址指定与堆栈存储方式相结合9 下列关于随机存取方式说法正确的是_。【电子科技大学 1996 年】(A)随机存取方式是指:可在任何时间随意地
4、进行读出或写入(B)随机存取方式是指:可按地址直接访问任一单元(C)随机存取方式是指:可按地址直接访问任一单元; 存取时间与地址无关(D)随机存取方式是指:既可读出。也可写入10 磁盘是一种以_方式存取数据的存储设备。【北京航空航天大学 2002 年】(A)随机存取(B)顺序存取(C)直接存取(D)只读存取11 计算机的存储器采用分级方式是为了_。【重庆大学 2000 年】(A)减少主机箱的体积(B)解决容量、速度、价格三者之间的矛盾(C)保存大量数据方便(D)操作方便12 在多级存储体系中,“Cache 一主存” 结构的作用是解决_的问题。【上海大学 1998 年】(A)主存容量不足(B)主
5、存与辅存速度不匹配(C)辅存与 CPU 速度不匹配(D)主存与 CPU 速度不匹配13 在现代许多计算机中,Cache 常采用二级结构。设计二级 Cache 的日的是为了_。【西安电子科技大学 2007 年】(A)扩大容量(B)提高速度(C)减小功耗(D)增加可靠性14 _存储结构对程序员是透明的。【哈尔滨工程大学 2003 年】(A)通用寄存器(B)主存(C)控制寄存器(D)堆栈15 常用的虚拟存储系统由_两级存储器组成,其中辅存是大容量的磁表面存储器。【西安交通大学 2001 年】(A)主存一辅存(B)快存一辅存(C)快存一主存(D)通用寄存器一主存16 和主存比较,外存的特点是_。【国防
6、科技大学 2001 年】(A)容量大、速度慢、成本低(B)容量大、速度慢、成本高(C)容量小、速度快、成本高(D)容量小、速度慢、成本低17 半导体存储器的速度指标一般是_。【电子科技大学 1996 年】(A)存取周期(B)单位成本(C)存储容量(D)读周期18 静态半导体存储器依靠_存储信息,动态半导体存储器依靠_存储信息。【电子科技大学 1996 年】(A)双稳态电路,电容存储电荷(B)电容存储电荷,双稳态电路(C)电容存储电荷,电容存储电荷(D)双稳态电路,双稳态电路19 动态 RAM 和静态 RAM 相比,其主要优点是_。【南京航空航天大学 2000年】(A)速度快(B)数据不易丢失(
7、C)存储密度高(D)控制简单20 下列说法正确的是_。【电子技大学 1996 年、1998 年】(A)动态存储器是指:在工作中存储内容随需要需动态地改变(B)动态存储器需定期刷新的原因是读出后原来存储的内容被破坏(C)动态存储器需定时刷新的原因是电容上所存储的电荷会逐渐泄漏(D)主存采用随机存取方式,是因为可以向主存写入数据,或从主存读出数据21 动态存储器 DRAM 的刷新原则是_。【哈尔滨工程大学 2003 年】(A)各 DRAM 芯片轮流刷新(B)各 DRAM 芯片同时刷新,片内逐位刷新(C)各 DRAM 芯片同时刷新,片内逐字刷新(D)各 DRAM 芯片同时刷新,片内逐行刷新22 若动
8、态 RAM 每毫秒必须刷新 100 次,每次刷新需 100ns,一个存储周期需要200ns,则刷新占存储器总操作时间的百分比是_ 。【中科院 2001 年】(A)0.5%(B) 1.5%(C) 1%(D)2%23 在下列选项中,_是易失性存储器。【武汉大学 2007 年】(A)RAM(B) ROM(C) EPROM(D)PROM24 微型计算机中的内存条主要是用_存储器构成的。【西安电子科技大学 2007年】(A)SRAM(B) DRAM(C) EPROM(D)EEPROM二、分析题25 由 M1、M 2 构成的两级存储体系,其容量分别为 S1、S 2,它们的位价格分别为C1、C 2,读取时间
9、分别为 TA1、T A2,在访问存储器中一次访问到的信息量分别为N1、N 2。试计算平均存取时间 T 和平均位价格 C,若 S2S1,则平均价格将接近于 M1 还是 M2 的单位价格?【上海大学 2000 年】26 图 3-1 为某静态 RAM 的写时序图,其中 RW 是读写控制信号,CS 是片选信号。请判断这个时序是否正确。若你认为不正确,则指出错误在什么地方,并画出正确的时序图。【华中师范大学 1997 年】27 试比较 SRAM、DRAM、FlashMemory 的性能特点。若某应用设计需要一种既可高速改写,又能在掉电时保存数据的存储器,可采用哪类芯片或哪种技术?【华中师范大学 2000
10、 年】28 一个 128128 结构的动态 RAM 芯片,每隔 2ms 要刷新一次,且刷新是按顺序对所有 128 行的存储元进行内部读操作和写操作实现的。设存取周期为 05s,求刷新开销。28 一个 1K4 位的动态 RAM 芯片,若其内部结构排列成 6464 形式,且存取周期为 01s。29 若采用分散刷新和集中刷新(即异步刷新)相结合的方式,刷新信号周期应取多少?30 若采用集中刷新,则对该存储芯片刷新一遍需多少时间?死时间率是多少? 【上海交通大学 1997 年】30 用一个 512K8 位的 Flash 存储芯片组成一个 4M32 位的半导体只读存储器,存储器按字节编址。试回答:【北京
11、航空航天大学 1999 年】31 该存储器的数据线数和地址线数。32 共需几片这样的存储芯片?33 说明每根地址线的作用。33 某半导体存储器容量为 7KB,可选芯片三种: 4KB片、2KB片、1KB 片。地址总线为 A15AO(低)。34 分别写出加到三块存储芯片中的地址是哪几位?35 分别写出加到三块存储芯片上的片选信号逻辑式。【电子科技大学 1996 年】35 设某 CPU 有 A0A15 共 16 根地址线,DOD7 共 8 根数据线,并用MREO(低电平有效)作访存控制信号,WR 作读(高电平有效)写(低电平有效)内存控制线。请利用给出的 RAM 芯片,设计一个容量为 32KB,地址
12、从0000H7FFFH ,且采用低位交叉编址的多体并行存储器。要求:【哈尔滨工业大学 2002 年】36 用 138 译码器及其他门电路(自选),详细画出 CPU 与存储器的连接图(注明各芯片的名称及信号)。37 写出图 3-2 中每个存储芯片的地址空间分配(用十六进制)。38 CPU 的地址总线为 16 根(A15A0,A0 是低位),双向数据总线为 16 根(D15 DO),控制总线中与主存有关的信号有 MREQ(允许访存,低电平有效)、RW(高电平为读命令,低电平为写命令)。 主存地址空间分配如下:08191 为系统程序区,由 EPROM 芯片组成,从 8192 起一共 32K 地址空间
13、为用户程序区,最后(最大地址)4K 地址空间为系统程序工作区。上述地址为十进制,按字编址。现有如下芯片:EPROM:8K16 位( 控制端仅有CS),16K8 位;SRAM: 16K1 位,2K8 位,4K16 位,8K16 位。请从上述芯片中选择芯片设计该计算机的主存储器,画出主存逻辑框图,注意画选片逻辑(可选用门电路及 74138 译码器,译码器可省略除 A、B、C 以外的输入端) 。【北京邮电大学 2003 年】38 某微机的寻址范围为 64K,接有 8 片 8K 的存储器芯片,存储器芯片的片选信号为 CS,试回答下列问题: 【华中师范大学 1998 年】39 画出选片译码逻辑电路(可选
14、用 74LSl38 译码器,译码器可省略除 A、B、C 以外的输入端)。40 写出每片 RAM 的地址范围。41 如果运行时发现不论往哪片 RAM 存入 8K 数据,以 A000H 为起始地址的存储芯片都有与之相同的数据,分析故障原因。42 若出现译码器中的地址线 A13 与 CPU 断线,并搭接到高电平上的故障,问后果如何?43 某半导体存储器容量为 14KB,其中 0000HlFFFH 为 ROM区2000H37FFH 为 RAM 区,地址总线为 A15A0(低),双向数据总线为D7DO(低) ,读写控制线:勾 RW。可选用的存储芯片有 EPROM:4KB片,RAM:2K4 位片。【电子科
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
2000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 考研 试卷 计算机专业 基础 综合 计算机 组成 原理 存储器 层次 结构 历年 汇编 答案 解析 DOC
