【工程类职业资格】数字电子技术及答案解析.doc
《【工程类职业资格】数字电子技术及答案解析.doc》由会员分享,可在线阅读,更多相关《【工程类职业资格】数字电子技术及答案解析.doc(13页珍藏版)》请在麦多课文档分享上搜索。
1、数字电子技术及答案解析(总分:88.00,做题时间:90 分钟)一、B单选题/B(总题数:44,分数:88.00)1.一个 8位二进制输出的逐次逼近型 A/D转换器中,U REF=5V,当 Ui=4V时,输出的数字量为( )。(分数:2.00)A.(A) 10001000B.(B) 11110000C.(C) 01111111D.(D) 110011002.由 TTL门电路组成的微分型单稳态触发器如题 3-41图所示。其中 R=200,C=5100pF,则暂稳态的延迟时间约为( )。 (分数:2.00)A.(A) 1sB.(B) 2.3sC.(C) 5sD.(D) 10s3.电路如题 3-4图
2、所示,试判断 D1、D 2的工作状态。( ) (分数:2.00)A.(A) D1导通,D 2截止B.(B) D1截止,D 2导通C.(C) D1导通,D 2导通D.(D) D1截止,D 2截止4.一个三极管的发射结处于正向偏置,集电结也处于正向偏置,则该三极管工作在( )状态。(分数:2.00)A.(A) 饱和B.(B) 截止C.(C) 放大D.(D) 不能确定5.TTL与非门的 3输入端 A、B、C,在 C输入端接一电阻到地,要实现 (分数:2.00)A.(A) 小于 200B.(B) 大于 2kC.(C) 小于 2kD.(D) 可以任意取值6.电路如题 3-28图所示,设触发器的初始状态为
3、 0,其在输入 A和 CP脉冲作用下输出 Q端的波形为( )。(分数:2.00)A.B.C.D.7.如题 3-26图所示电路,设初始状态 Q=0,其在 CP脉冲作用下输出 Q端的波形为( )。 (分数:2.00)A.B.C.D.8.由 8选 1数据选择器组成的三变量逻辑函数发生器电路如题 3-19图所示,该电路所产生的逻辑函数为( )。(分数:2.00)A.B.C.D.9.由 3-8译码器和 8选 1数据选择器组成的电路如题 3-20图所示,3-8 译码器输入的三位二进制数为A=A2A1A0,8 选 1数据选择器输入的三位二进制数为 B=B2B1B0,输出为 F,该电路的逻辑功能为( )。 (
4、分数:2.00)A.(A) 数据选择器B.(B) 数据分配器C.(C) 同比较器D.(D) 译码器10.十进制数的“5”,用余 3码表示为( )。(分数:2.00)A.(A) 1000B.(B) 1011C.(C) 0110D.(D) 010111.某组合逻辑电路的工作波形如题 3-21图所示,其中 A、B、C 是电路的输入端,F 是输出端,该电路的输出 F的函数表达式和逻辑功能为( )。 (分数:2.00)A.B.C.D.12.以下几种说法中,正确的是( )。(分数:2.00)A.(A) 一个逻辑函数的全部最小项之和恒等于 0B.(B) 一个逻辑函数的全部最大项之和恒等于 0C.(C) 一个
5、逻辑函数的全部最小项之积恒等于 1D.(D) 一个逻辑函数的全部最大项之积恒等于 013.下列几种说法中与 BCD码的性质不符的是( )。(分数:2.00)A.(A) BCD码是一种人为选定的 09 十个数字的代码B.(B) 一组四位二进制数组成的码只能表示一位十进制数C.(C) BCD码有多种D.(D) BCD码是一组四位二进制数,能表示 16以内的任何一个十进制数14.四位 R2R的 T形网络 D/A转换器如题 3-43图所示,当参考电压 UREF=10V,数字量输入 D3D2D1D0=1000时的输出电压为( )。 (分数:2.00)A.(A) 5VB.(B) 8VC.(C) -5VD.
6、(D) -8V15.函数 (分数:2.00)A.(A) 1B.(B) 0C.(C) ABD.(D) 16.由 4位二进制同步计数器 74LS161和与非门组成的电路如题 3-32图所示,其中 S1、S 2为使能端,Q0Q 3为输出,CP 为计数脉冲输入,为置位输入端,试判断该电路为( )进制计数器。 (分数:2.00)A.(A) 十进制计数器B.(B) 五进制计数器C.(C) 十一进制计数器D.(D) 十六进制计数器17.由 JK触发器组成的电路如题 3-33图所示,试判断该电路的逻辑功能是( )。 (分数:2.00)A.(A) 同步二进制加法计数器B.(B) 同步二进制减法计数器C.(C)
7、异步二进制加法计数器D.(D) 异步二进制减法计数器18.用 n级触发器组成的计数器,其最大计数模是( )。(分数:2.00)A.(A) nB.(B) 2nC.(C) n2D.(D) 2n19.微分型单稳态触发器如题 3-40图所示。其中 R=390,C=0.01F,则暂稳态的延迟时间为( )。(分数:2.00)A.(A) 6.9sB.(B) 3.9sC.(C) 2.73sD.(D) 12s20.函数 (分数:2.00)A.(A) 相等B.(B) 互为反函数C.(C) 互为对偶式D.(D) 答案都不正确21.JK触发器连接如题 3-25图所示,其在 CP脉冲作用下,Q 端的输出波形为( )。
8、(分数:2.00)A.B.C.D.22.TTL与非门的关门电平为 0.7V,开门电平为 1.9V,当输入低电平为 0.4V,输入高电平为 3.2V时,输入高电平噪声容限为( )。(分数:2.00)A.(A) 1.1VB.(B) 1.3VC.(C) 1.2VD.(D) 1.5V23.由与非门构成的 RC环形多谐振荡器如题 3-37图所示,当 n=101时,振荡周期为 10.1s,则每个与非门的平均传输延迟时间 tdp为( )ns。 (分数:2.00)A.(A) 10B.(B) 20C.(C) 25D.(D) 5024.组合电路如题 3-23图所示,该电路的逻辑功能是( )。 (分数:2.00)A
9、.(A) 数据选择器B.(B) 译码器C.(C) 数据分配器D.(D) 编码器25.逻辑函数的标准或与式是由( )构成的逻辑表达式。(分数:2.00)A.(A) 最大项之积B.(B) 最小项之积C.(C) 最大项之和D.(D) 最小项之和26.由异或门组成的电路如题 3-18图所示,A、B、C、D 为输入二进制代码,F 为输出,该电路具有( )逻辑功能。 (分数:2.00)A.(A) 偶校验电路B.(B) 奇校验电路C.(C) 数值比较器D.(D) 数据分配器27.由 D触发器组成的电路如题 3-35图所示,该电路的状态转换图为( )。 (分数:2.00)A.B.C.D.28.TTL门电路如题
10、 3-7图所示,能够完成 F=AB的电路是( )。 (分数:2.00)A.B.C.D.29.逻辑函数 的最简或与式是( )。 (分数:2.00)A.B.C.D.30.一个触发器的状态转换图如题 3-27图所示,则该触发器为( )。 (分数:2.00)A.(A) RS触发器B.(B) T触发器C.(C) JK触发器D.(D) D触发器31.某电路的输入、输出波形如题 3-11图所示,该电路所实现的逻辑函数表达式为( )。 (分数:2.00)A.(A) F=ABB.(B) F=A+BC.(C) D.(D) 32.RC环形多谐振荡器如题 3-39图所示,当 R=1k,C=0.01F 时,其振荡频率约
11、为( )。 (分数:2.00)A.(A) 100kHzB.(B) 143kHzC.(C) 84kHzD.(D) 43.5kHz33.由 D触发器组成的电路如题 3-34图所示,试判断该电路的逻辑功能是( )。 (分数:2.00)A.(A) 同步二进制加法计数器B.(B) 同步二进制减法计数器C.(C) 异步二进制加法计数器D.(D) 异步二进制减法计数器34.四位移位寄存器,现态为 0111,经右移一位后其次态为( )。(分数:2.00)A.(A) 0011或 1011B.(B) 1111或 1110C.(C) 1011或 1110D.(D) 0011或 111135.逻辑函数 的反函数为(
12、)。 (分数:2.00)A.B.C.D.36.若将一异或门(输入端为 A、B)当做反相器使用,则 A、B 端应( )连接。(分数:2.00)A.(A) A或 B中有一个接 1B.(B) A或 B中有一个接 0C.(C) A和 B并联使用D.(D) 不能实现37.一个移位寄存器原来的状态为 0000,如果串行输入始终为 1,则经过 4个移位脉冲后寄存器的内容为( )。(分数:2.00)A.(A) 0001B.(B) 0111C.(C) 1110D.(D) 111138.八位 DAC电路可分辨的最小输出电压为 10mV,则输入数字量为(10000000) 2时,输出电压为( )。(分数:2.00)
13、A.(A) 2.56VB.(B) 1.28VC.(C) 1.27VD.(D) 2.55V39.CMOS门电路如题 3-9图所示,设二极管具有理想特性,其输出 F的逻辑表达式为( )。 (分数:2.00)A.B.C.D.40.能起定时作用的电路是( )。(分数:2.00)A.(A) 施密特触发器B.(B) 单稳态触发器C.(C) 多谐振荡器D.(D) 译码器41.把 50Hz的正弦波变成周期性变化的矩形波,应选用( )电路。(分数:2.00)A.(A) 施密特触发器B.(B) 单稳态触发器C.(C) 多谐振荡器D.(D) 译码器42.由 3-8译码器和与非门构成的组合电路如题 3-24图所示,输
14、入 A、B、C 为二进制代码,输出为 F1和F2该电路具有的逻辑功能是( )。 (分数:2.00)A.(A) 数据选择器B.(B) 全加器C.(C) 数据比较器D.(D) 译码器43.组合逻辑电路如题 3-22图所示,该电路的逻辑功能是( )。 (分数:2.00)A.(A) 三变量多数表决电路B.(B) 三变量非一致电路C.(C) 三变量一致电路D.(D) 三变量奇校验电路44.如题 3-10图所示电路,该电路的输出 F的逻辑表达式为( )。 (分数:2.00)A.B.C.D.数字电子技术答案解析(总分:88.00,做题时间:90 分钟)一、B单选题/B(总题数:44,分数:88.00)1.一
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
5000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 工程 职业资格 数字 电子技术 答案 解析 DOC
