【计算机类职业资格】多媒体应用设计师-计算机软硬件基础(一)及答案解析.doc
《【计算机类职业资格】多媒体应用设计师-计算机软硬件基础(一)及答案解析.doc》由会员分享,可在线阅读,更多相关《【计算机类职业资格】多媒体应用设计师-计算机软硬件基础(一)及答案解析.doc(27页珍藏版)》请在麦多课文档分享上搜索。
1、多媒体应用设计师-计算机软硬件基础(一)及答案解析(总分:46.00,做题时间:90 分钟)1.计算机内存一般分为静态数据区、代码区、栈区和堆区,若某指令的操作数之一采用立即数寻址方式,则该操作数位于 。A静态数据区 B代码区 C栈区 D堆区(分数:1.00)A.B.C.D.2.若数据 A持有事务 T1所加的排它锁,那么其他事务对数据 A 。A加共享锁成功,加排它锁失败 B加排它锁成功,加共享锁失败C加共享锁、加排它锁都成功 D加共享锁、加排它锁都失败(分数:1.00)A.B.C.D.3.在 CPU中, 可用于传送和暂存用户数据,为 ALU执行算术逻辑运算提供工作区。A程序计数器 B累加寄存器
2、C程序状态寄存器 D地址寄存器(分数:1.00)A.B.C.D.4.关于校验方法,“ ”是正确的。A采用奇偶校验可检测数据传输过程中出现一位数据错误的位置并加以纠正B采用海明校验可检测数据传输过程中出现一位数据错误的位置并加以纠正C采用海明校验,校验码的长度和位置可随机设定D采用 CRC校验,需要将校验码分散开并插入数据位的指定位置中(分数:1.00)A.B.C.D.5.下列叙述中,与提高软件可移植性相关的是 。A选择时间效率高的算法B尽量用高级语言编写系统中对效率要求不高的部分C选择空间效率高的算法D尽可能减少注释(分数:1.00)A.B.C.D.6.若一个单处理器的计算机系统中同时存在 3
3、个并发进程,则同一时刻允许占用处理器的进程数 。A至少为 1个 B至少为 3个 C最多为 1个 D最多为 3个(分数:1.00)A.B.C.D.7.若某计算机系统由两个部件串联构成,其中一个部件的失效率为 710-6/小时。若不考虑其他因素的影响,并要求计算机系统的平均故障间隔时间为 105小时,则另一个部件的失效率应为 /小时。A210 -3 B310 -5 C410 -6 D310 -6(分数:1.00)A.B.C.D.8.软件设计时需要遵循抽象、模块化、信息隐蔽和模块独立原则,在划分软件系统模块时,应尽量做到 。A高内聚高耦合 B高内聚低耦合C低内聚高耦合 D低内聚低耦合(分数:1.00
4、)A.B.C.D.若分页系统的地址的结构如下图所示。(分数:2.00)(1).A1024 B2048 C4096 D8192(分数:1.00)A.B.C.D.(2).A0255 B1256 C0511 D1512(分数:1.00)A.B.C.D.9.三个可靠度 R均为 0.8的部件串联构成一个系统,如下图所示:(分数:1.00)A.B.C.D.10.已知某二叉树的先序遍历序列是 ABDCE,中序遍历序列是 BDAEC,则该二叉树为 。(分数:1.00)A.B.C.D.11.已知一棵 5阶 B树有 53个关键字,并且每个节点的关键字都达到最少状态,则它的深度是 。A3 B4 C5 D6(分数:1
5、.00)A.B.C.D.12.关于在 I/O设备与主机间交换数据的叙述,“ ”是错误的。A中断方式下,CPU 需要执行程序来实现数据传送任务B中断方式和 DMlA方式下,CPU 与 I/O设备都可同步工作C中断方式和:DMA 方式中,快速 I/0设备更适合采用中断方式传递数据D若同时接到 DMA请求和中断请求,CPU 优先响应 DMA请求(分数:1.00)A.B.C.D.13.计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若 x的阶码大于 y的阶码,则应将 。Ax 的阶码缩小至与 y的阶码相同,且使 x的尾数部分进行算术左移Bx 的阶码缩小至与 y的阶码相同,且使 x的尾数部分进行算术
6、右移Cy 的阶码扩大至与 x的阶码相同,且使 y的尾数部分进行算术左移Dy 的阶码扩大至与 x的阶码相同,且使 x的尾数部分进行算术右移(分数:1.00)A.B.C.D.14.若某个关系的主码为全码,则应包含 。A单个属性 B两个属性 C多个属性 D全部属性(分数:1.00)A.B.C.D.15.在计算机中,数据输入输出的控制方式有多种,“中断”方式的优点不包括 。AI/O 与 CPU并行处理 B并行处理多种 I/OC实时响应突发事件 D批量传送数据(分数:1.00)A.B.C.D.16.如果主存容量为 16M字节,且按字节编址,表示该主存地址至少应需要 位。A16 B20 C24 D32(分
7、数:1.00)A.B.C.D.17.若浮点数的阶码用移码表示,尾数用补码表示。两规格化浮点数相乘,最后对结果规格化时,右规时的右移位数最多为 位。A1 B2 C尾数位数 D尾数位数-1(分数:1.00)A.B.C.D.18.采用瀑布模型进行系统开发的过程中,每个阶段都会产生不同的文档。以下关于产生这些文档的描述中,正确的是 。A外部设计评审报告在概要设计阶段产生B集成测试计划在程序设计阶段产生C系统计划和需求说明在详细设计阶段产生D在进行编码的同时,独立地设计单元测试计划(分数:1.00)A.B.C.D.19.以下关于 CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是 。ACach
8、e 扩充了主存储器的容量BCache 可以降低由于 CPU与主存之间的速度差异造成的系统性能影响CCache 的有效性是利用了对主存储器访问的局部性特征DCache 中通常保存着主存储器中部分内容的一份副本(分数:1.00)A.B.C.D.20.根据维护的具体内容的不同,可对软件维护进行分类。 是指对文件或数据库中的记录进行增加、修改和删除等操作,通常采用专用的程序模块。A程序维护 B数据维护 C代码维护 D设备维护(分数:1.00)A.B.C.D.21.在计算机系统中,构成虚拟存储器 。A只需要一定的硬件资源便可实现 B只需要一定的软件即可实现C既需要软件也需要硬件方可实现 D既不需要软件也
9、不需要硬件(分数:1.00)A.B.C.D.22.CAI软件是指 。A系统软件 B计算机辅助教学软件C计算机辅助设计软件 D办公自动化软件(分数:1.00)A.B.C.D.在系统验收测试中, (12) 是在一个模拟的环境下使用模拟数据运行系统; (13) 是在一个实际环境中使用真实数据运行系统。(分数:2.00)(1).A确认测试 B审计测试 C验证测试 D模块测试(分数:1.00)A.B.C.D.(2).A确认测试 B审计测试 C验证测试 D模块测试(分数:1.00)A.B.C.D.23.在软件项目开发过程中,评估软件项目风险时, 与风险无关。A高级管理人员是否正式承诺支持该项目B开发人员和
10、用户是否充分理解系统的需求C最终用户是否同意部署已开发的系统D开发需要的资金是否能按时到位(分数:1.00)A.B.C.D.24.某指令流水线由 5段组成,各段所需要的时间如下图所示。(分数:1.00)A.B.C.D.25.将 19分解成 3个不重复数字(19)之和(不计顺序)的方法共有 种。A3 B4 C5 D6(分数:1.00)A.B.C.D.为了解决进程问的同步和互斥问题,通常采用一种称为 (29) 机制的方法。若系统中有 5个进程共享若干个资源 R,每个进程都需要 4个资源 R,那么使系统不发生死锁的资源 R的最少数目是 (30) 。(分数:2.00)(1).A调度 B信号量 C分派
11、D通讯(分数:1.00)A.B.C.D.(2).A20 B18 C16 D15(分数:1.00)A.B.C.D.已知有 10个进程共享一个互斥段,如果最多允许 6个进程同时进入互斥段,则信号量 s的初值为 (40) ,信号量 S的变化范围是 (41) 。(分数:2.00)(1).A0 B1 C5 D6(分数:1.00)A.B.C.D.(2).A010 B-19 C-46 D-55(分数:1.00)A.B.C.D.26.文件系统中,设立打开文件(Open)系统功能调用的基本操作是 。A把文件信息从辅存读到内存B把文件的控制管理信息从辅存读到内存C把磁盘的超级块从辅存读到内存D把文件的 FAT表信
12、息从辅存读到内存(分数:1.00)A.B.C.D.27.表达式“X=A+B(C-D)/E”的后缀表示形式可以为 (运算符优先级相同时,遵循左结合的原则)。(分数:1.00)A.B.C.D.28.若内存地址区间为 4000H43FFH,每个存贮单元可存储 16位二进制数,该内存区域由 4片存储器芯片构成,则构成该内存所用的存储器芯片的容量是 。A51216bit B2568bit C25616bit D10248bit(分数:1.00)A.B.C.D.29.高级程序设计语言中用于描述程序中的运算步骤、控制结构及数据传输的是 。A语句 B语义 C语用 D语法(分数:1.00)A.B.C.D.30.
13、页式存储系统的逻辑地址是由页号和页内地址两部分组成。假定页面的大小为 4K,地址变换过程如下图所示,图中逻辑地址用十进制表示。(分数:1.00)A.B.C.D.31.计算机加电自检以后,引导程序首先装入 ,否则,计算机不能做任何事情。A操作系统 B编译程序 C应用软件 DOffice 系列软件(分数:1.00)A.B.C.D.32.与 等价的逻辑表达式是 。( 、+、分别表示逻辑异或、逻辑加、逻辑乘)(分数:1.00)A.B.C.D.假设系统中有 4类互斥资源 R1、R2、R3 和 R4,可用资源数分别为 9,6,3 和 3。在 T0时刻系统中有P1、P2、P3 和 P4四个进程,这些进程对资
14、源的最大需求量和已分配资源数如下表所示。在 T0时刻系统剩余的可用资源数分别为 (61) 。如果 P1、P2、P3 和 P4 进程按 (62) 序列执行,那么系统状态是安全的。(分数:2.00)(1).A2、1、0 和 1 B3、1、0 和 0 C3、1、1 和 1 D3、0、1 和 1(分数:1.00)A.B.C.D.(2).AP1P2P4P3 BP2P1P4P3CP3P4P1P2 DP4P2P1P3(分数:1.00)A.B.C.D.33.开发专家系统时,通过描述事实和规则由模式匹配得出结论,这种情况下适用的开发语言是 。A面向对象语言 B函数式语言 C过程式语言 D逻辑式语言(分数:1.0
15、0)A.B.C.D.34.Cache用于存放主存数据的部分拷贝,主存单元地址与 Cache单元地址之间的转换工作由 完成。A硬件 B软件 C用户 D程序员(分数:1.00)A.B.C.D.35.在软件项目管理中可以使用各种图形工具来辅助决策,下面对 Gantt图的描述中,不正确的是 。AGantt 图表现了各个活动的持续时间BGantt 图表现了各个活动的起始时间CGantt 图反映了各个活动之间的依赖关系DGantt 图表现了完成各个活动的进度(分数:1.00)A.B.C.D.36.具有 10个顶点的无向图最多有 条边。A0 B9 C10 D45(分数:1.00)A.B.C.D.多媒体应用设
16、计师-计算机软硬件基础(一)答案解析(总分:46.00,做题时间:90 分钟)1.计算机内存一般分为静态数据区、代码区、栈区和堆区,若某指令的操作数之一采用立即数寻址方式,则该操作数位于 。A静态数据区 B代码区 C栈区 D堆区(分数:1.00)A.B. C.D.解析:解析 本题考查运行过程中计算机内存布局及指令寻址方式。计算机内存一般分为静态数据区、代码区、栈区和堆区。运行时为名字分配存储空间的过程称为绑定。静态数据区用于存放一对一的绑定且编译时就可确定存储空间大小的数据;栈用于存放一对多的绑定且与活动同生存期的绑定;堆用于存储由程序语句动态生成和撤销的数据。程序运行时,需要将程序代码和代码
17、所操作的数据加载至内存。程序代码加载至代码区,数据则根据绑定关系可能位于静态数据区、栈或堆区。若某指令的操作数之一采用立即数寻址方式,则该操作数位于代码区。2.若数据 A持有事务 T1所加的排它锁,那么其他事务对数据 A 。A加共享锁成功,加排它锁失败 B加排它锁成功,加共享锁失败C加共享锁、加排它锁都成功 D加共享锁、加排它锁都失败(分数:1.00)A.B.C.D. 解析:解析 本题考查数据库事务所处理的基础知识。并发事务如果对数据读出时不加以控制,会破坏事务的隔离性和一致性。控制的手段就是封锁技术,在事务执行时限制其他事务对数据的读取。有两种封锁技术:排它锁(简称 X锁)和共享锁(简称 S
18、锁)。排它锁又称为写锁,用于对数据进行写操作时进行锁写。如果事务 T对数据 A加上 X锁后,就只允许事务 T读取和修改数据 A,其他事务要等事务 T解除 X锁以后,才能对数据 A实现任何类型的封锁。共享锁又称为读锁,用于对数据进行读操作时进行锁定。如果事务 T对数据 A加上了 S锁,那么允许事务 T读取数据 A,但不可以修改数据 A,在所有 S锁解除之前不允许任何事务对数据 A实现 X封锁。3.在 CPU中, 可用于传送和暂存用户数据,为 ALU执行算术逻辑运算提供工作区。A程序计数器 B累加寄存器C程序状态寄存器 D地址寄存器(分数:1.00)A.B. C.D.解析:解析 本题考查 CPU的
19、主要寄存器的类型和特点。寄存器是 CPU中的一个重要组成部分,它是 CPU内部的临时存储单元。寄存器既可以用来存放数据和地址,也可以存放控制信息或 CPU工作时的状态。在 CPU中增加寄存器的数量,可以使 CPU把执行程序所需的数据尽可能地放在寄存器中,从而减少访问内存的次数,提高其运行速度。但是寄存器的数目也不能太多,除了增加成本外,由于寄存器地址编码增加也会增加指令的长度。CPU 中的主要寄存器有:数据缓冲寄存器、指令寄存器、程序计数器、地址寄存器、累加寄存器、状态条件寄存器。(1)数据缓冲寄存器:数据缓冲寄存器用来暂时存放由内存储器读出的一条指令或一个数据字;当向内存存入一条指令或一个数
20、据字时,也暂时将它们存放在数据缓冲寄存器中。(2)指令寄存器:指令寄存器用来保存当前正在执行的一条指令。(3)程序计数器:程序计数器用于存放指令的地址。当程序顺序执行时,每取出一条指令,PC 内容自动增加一个值,指向下一条要取的指令。当程序出现转移时,则将转移地址送入 PC,然后由 PC指向新的程序地址。(4)地址寄存器:地址寄存器用于保存当前 CPU所访问的各种内存地址。地址寄存器包括程序计数器、堆栈指示器、变址寄存器、段地址寄存器等。(5)累加寄存器:累加寄存器是一个数据寄存器。当运算器的算术逻辑单元(ALU)执行算术或逻辑运算时,为 ALU提供一个工作区。(6)状态条件寄存器:状态条件寄
21、存器保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。如运算结果进位标志、运算结果零标志、运算结果符号标志、运算结果溢出标志等。4.关于校验方法,“ ”是正确的。A采用奇偶校验可检测数据传输过程中出现一位数据错误的位置并加以纠正B采用海明校验可检测数据传输过程中出现一位数据错误的位置并加以纠正C采用海明校验,校验码的长度和位置可随机设定D采用 CRC校验,需要将校验码分散开并插入数据位的指定位置中(分数:1.00)A.B. C.D.解析:解析 本题考查校验的方法。为减少和避免数据在计算机系统运行或传送过程中发生错误,在数据的编码上提供了检错和纠错的支持。这种能够发现某些错误或具有自
22、动纠错能力的数据编码称为数据校验码。(1)奇偶校验码奇偶校验是一种简单有效的校验方法,常用于对存储器数据的检查或传输数据的检查。偶校验码的构成规则是:每个码字(包括校验位)中 1的数目为偶数。奇校验码的构成规则是:每个码字(包括校验位)中 1的数目为奇数。奇偶校验通过在编码中增加一位校验位来使编码中 1的个数为奇数(奇校验)或者为偶数(偶校验),从而使码距变为 2。它可以检测代码中奇数位出错的编码,但不能发现偶数位出错的情况,即当合法编码中奇数位发生了错误,即编码中的 1变成 0,或 0变成 1,则该编码中 1的个数的奇偶性就发生了变化,从而可以发生错误。(2)海明码海明码也是利用奇偶性来检错
23、和纠错的校验方法。海明校验的基本思想是:将有效信息按某种规律分成若干组,每组安排一个校验位进行奇偶测试。在一个数据位组中加入几个校验位,增加数据代码间的码距,当某 1位发生变化时会引起校验结果发生变化,不同代码位上的错误会得到不同的校验结果。海明码能检测出 2位错误,并能纠正 1位错误。(3)循环码循环码是应用最广泛的一种编码。在编码中,一个合法代码经过循环移位以后仍然是一个合法代码。一个k+r位信息码可以用一个 k次二进制多项式来表示,将这个 k位信息码多项式乘以一个 r次多项式 G(x),形成一个 n次循环码多项式。校验时用 G(x)去除循环码多项式,如果余数为零,表示正确,否则,出错,其
24、余数可以确定出错位数。5.下列叙述中,与提高软件可移植性相关的是 。A选择时间效率高的算法B尽量用高级语言编写系统中对效率要求不高的部分C选择空间效率高的算法D尽可能减少注释(分数:1.00)A.B. C.D.解析:解析 本题考查软件质量属性的基本知识。根据 McCall软件质量模型(见图 1.6)可知:选项 A、C 是与提高软件运行的效率有关的内容,选项 D与题意不符。选项 B是答案。从另一角度看,软件可移植性是指与软件可从某一环境移植到另一环境的能力有关的一组属性。高级语言具有良好的可移植性,因此应尽量使用高级语言编写系统中对效率要求不高的部分。6.若一个单处理器的计算机系统中同时存在 3
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
5000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 职业资格 多媒体 应用 设计师 软硬件 基础 答案 解析 DOC
