ITU-T V 41 SPANISH-1988 CODE-INDEPENDENT ERROR-CONTROL SYSTEM《码独立错误控制系统》.pdf
《ITU-T V 41 SPANISH-1988 CODE-INDEPENDENT ERROR-CONTROL SYSTEM《码独立错误控制系统》.pdf》由会员分享,可在线阅读,更多相关《ITU-T V 41 SPANISH-1988 CODE-INDEPENDENT ERROR-CONTROL SYSTEM《码独立错误控制系统》.pdf(12页珍藏版)》请在麦多课文档分享上搜索。
1、UNIN INTERNACIONAL DE TELECOMUNICACIONESUIT-T V.41SECTOR DE NORMALIZACINDE LAS TELECOMUNICACIONESDE LA UITCOMUNICACIN DE DATOSPOR LA RED TELEFNICASISTEMAS DE PROTECCIN CONTRAERRORES INDEPENDIENTES DELCDIGO EMPLEADORecomendacin UIT-T V.41(Extracto del Libro Azul)NOTAS1 La Recomendacin UIT-T V.41 se p
2、ublic en el fascculo VIII.1 del Libro Azul. Este fichero es un extracto delLibro Azul. Aunque la presentacin y disposicin del texto son ligeramente diferentes de la versin del Libro Azul, elcontenido del fichero es idntico a la citada versin y los derechos de autor siguen siendo los mismos (Vase aco
3、ntinuacin).2 Por razones de concisin, el trmino Administracin se utiliza en la presente Recomendacin para designar auna administracin de telecomunicaciones y a una empresa de explotacin reconocida. UIT 1988, 1993Reservados todos los derechos. No podr reproducirse o utilizarse la presente Recomendaci
4、n ni parte de la misma decualquier forma ni por cualquier procedimiento, electrnico o mecnico, comprendidas la fotocopia y la grabacin enmicropelcula, sin autorizacin escrita de la UIT.Fascculo VIII.1 - Rec. V.41 1Recomendacin V.41Fascculo VIII.1 - Rec. V.41SISTEMAS DE PROTECCIN CONTRA ERRORESINDEPE
5、NDIENTES DEL CDIGO EMPLEADO(Mar del Plata, 1968; modificada en Ginebra, 1972)1 Consideraciones generalesLa presente Recomendacin concierne especialmente a los sistemas de proteccin contra errores constituidos porun rgano intermedio que puede acompaar al equipo de terminacin del circuito de datos o a
6、l equipo terminal de datos.En las figuras 1/V.41 y 2/V.41 se representan los interfaces adecuados. El sistema no est particularmente previsto parasu uso con sistemas de computadores multiacceso. No se excluye el empleo de cualquier otro sistema de proteccincontra errores que responda mejor a necesid
7、ades especiales.Los mdems que se utilicen habrn de comprender canales simultneos de ida y de retorno. El sistema emplea unmodo de transmisin sncrono por el canal de ida y un modo de transmisin asncrono por el canal de retorno. Lasdisposiciones de la Recomendacin V.5 1 son aplicables a mdems conforme
8、s con la Recomendacin V.23 2, avelocidades binarias de 1200 o de 600 bit/s por la red telefnica general con conmutacin, considerndose al equipo deproteccin contra errores como un equipo de transmisin. El margen del receptor sncrono ha de ser de 45 % comomnimo.El sistema utiliza la transmisin de la i
9、nformacin por bloques de longitud determinada 240, 480, 960 38401)bits; por ello, es especialmente apropiado para la transmisin de mensajes de mediana y gran longitud. Noobstante, para mejorar la eficacia en la transmisin de mensajes ms cortos, incluye un procedimiento de arranquerpido.La proteccin
10、contra los errores est asegurada por la repeticin automtica de un bloque a peticin del receptorde datos (ARQ). Si el receptor incluye una memoria, los errores detectados se eliminan antes de la salida del sistema(texto “limpio”). El transmisor debe comprender una memoria con una capacidad mnima de d
11、os bloques de datos.El tren de bits transmitido hacia adelante se divide en bloques, cada uno de los cuales comprende cuatro bits deservicio, bits de informacin y 16 bits para la deteccin de errores (o de control), por este orden; los bits de control losgenera un codificador cclico. As, cada bloque
12、transmitido por la lnea contiene 260, 500, 980 o 38601)bits.El sistema de proteccin contra errores detecta:a) todos los bloques con un nmero impar de errores;b) toda rfaga de errores cuya longitud no exceda de 16 bits, y un gran porcentaje de otras formas dedistribucin de errores.En el supuesto de q
13、ue los errores se distribuyan como se indica en la referencia 3, una prueba simulada concomputador demuestra que el coeficiente de mejora de la tasa de errores es del orden de 5 x 104para bloques de 260 bits.El empleo de este sistema de bloques de longitud fija est limitado a las lneas en las que el
14、 tiempo depropagacin en bucle no es superior a los valores indicados en el cuadro 1/V.41. Estos valores incluyen un retardo totalde 40 ms en el mdem y de 50 ms para la deteccin de la seal RQ.1)Esta longitud de bloques es apropiada para circuitos establecidos mediante satlites geoestacionarios.2 Fasc
15、culo VIII.1 - Rec. V.41CUADRO 1/V.41Tiempo de propagacin en bucle mximo admisible (ms)Velocidades binarias(bit/s)Dimensin delos bloques (bits)200 600 1200 2400 3600 480026050098038601 2102 4104 81019 2103437431 5436 3431273277273 127181183181 51849182982141147142 Procesos de codificacin y de verific
16、acinConsiderados en conjunto, los bits de servicio y los bits de informacin corresponden numricamente a loscoeficientes de un polinomio de mensaje cuyos trminos van de xn-1(n = nmero total de bits en un bloque o secuencia)a x16, por orden decreciente. Este polinomio se divide en mdulo 2 por el polin
17、omio generador x16+ x12+ x5+ 1. Losbitsde control corresponden numricamente a los coeficientes de los trminos que van de x15a x0del polinomio quequeda como resto de esta divisin. El bloque completo, compuesto de los bits de servicio y de los bits de informacin,seguidos de los bits de control, corres
18、ponde numricamente a los coeficientes de un polinomio perfectamente divisible enmdulo 2 por el polinomio generador.En el transmisor, los bits de servicio y de informacin se someten a un proceso de codificacin que equivale auna divisin por el polinomio generador. El resto que se obtiene se transmite
19、a lnea inmediatamente despus de los bitsde informacin, por orden decreciente de trminos.Al llegar al receptor, cada bloque se somete a un proceso de decodificacin que equivale a una divisin por elpolinomio generador; esta divisin dar un resto cero si no hay errores. La presencia de un resto signific
20、a que hayerrores.Estos procesos pueden realizarse fcilmente con un registro de desplazamiento cclico de 16 pasos, con puertasde realimentacin adecuadas (vanse las figuras I-1/V.41 y I-2/V.41). Antes de comenzar el tratamiento de un bloque, sepone el conjunto del registro en la posicin 0. En el recep
21、tor, la condicin general 0 al final del tratamiento de un bloqueindica una recepcin exenta de errores.Empleo de aleatorizadores Si se utilizan aleatorizadores de sincronizacin automtica (es decir, aleatorizadoresque efectivamente dividan el polinomio del mensaje por el polinomio del aleatorizador en
22、 el transmisor, y multipliquenel polinomio recibido por el polinomio del aleatorizador del receptor) para lograr el funcionamiento satisfactorio delsistema de deteccin de errores, el polinomio del aleatorizador y el polinomio generador de la Recomendacin V.41 nodeben tener ningn factor comn. Si esta
23、 condicin no puede asegurarse, el proceso de aleatorizacin debe preceder alproceso de codificacin para la deteccin de errores, y el proceso de desaleatorizacin debe seguir al proceso dedecodificacin para la deteccin de errores. No es necesario observar esta precaucin si se utilizan aleatorizadoresad
24、itivos (es decir, que no sean de sincronizacin automtica).3 Bits de servicio3.1 Numeracin de los bloquesLos cuatro bits de servicio al principio de cada bloque transmitido en lnea indican el orden de sucesin de losbloques y dan una informacin de control independiente de la informacin contenida en el
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
10000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- ITUTV41SPANISH1988CODEINDEPENDENTERRORCONTROLSYSTEM 独立 错误 控制系统 PDF

链接地址:http://www.mydoc123.com/p-804345.html