【计算机类职业资格】数据库系统工程师-计算机原理与体系结构及答案解析.doc
《【计算机类职业资格】数据库系统工程师-计算机原理与体系结构及答案解析.doc》由会员分享,可在线阅读,更多相关《【计算机类职业资格】数据库系统工程师-计算机原理与体系结构及答案解析.doc(29页珍藏版)》请在麦多课文档分享上搜索。
1、数据库系统工程师-计算机原理与体系结构及答案解析(总分:63.00,做题时间:90 分钟)1.在 32位的总线系统中,若时钟频率为 1000 MHz,总线上 5个时钟周期传送一个 32位字,则该总线系统的数据传送速率约为 (61) MB/s。(分数:1.00)A.200B.600C.800D.10002.下面的描述中, (13) 不是 RISC设计应遵循的设计原则。(分数:1.00)A.指令条数应少一些B.寻址方式尽可能少C.采用变长指令,功能复杂的指令长度长而简单指令长度短D.设计尽可能多的通用寄存器假设每一条指令都可以分解为取指、分析和执行三步。已知取指时间 t 取指 4t,分析时间 t
2、分析 3t,执行时间 t 执行 5t。如果按串行方式执行完 100条指令,需要 (18) At。如果按照流水线方式执行,执行完 100条指令需要 (19) t。(分数:2.00)A.1190B.1195C.1200D.1205A.504B.507C.508D.5103.若浮点数的阶码用移码表示,尾数用补码表示。两规格化浮点数相乘,最后对结果规格化时,右规的右移位数最多为 (10) 位。(分数:1.00)A.1B.2C.尾数位数D.尾数位数-14.中断响应时间是指 (1) 。(分数:1.00)A.从中断处理开始到中断处理结束所用的时间B.从发出中断请求到中断处理结束后所用的时间C.从发出中断请求
3、到进入中断处理所用的时间D.从中断处理结束到再次中断请求的时间用二进制加法器对二十进制编码的十进制数求和,当和的本位十进制数的二十进制编码小于等于1001且向高位无进位时, (52) :当和小于等于 1001且向高位有进位时, (53) ;当和大于 1001时, (54) 。(分数:3.00)A.不需进行修正B.需进行加 6修正C.需进行减 6修正D.进行加 6或减 6修正,需进一步判别A.不需进行修正B.需进行加 6修正C.需进行减 6修正D.进行加 6或减 6修正,需进一步判别A.不需进行修正B.需进行加 6修正C.需进行减 6修正D.进行加 6或减 6修正,需进一步判别5.某指令流水线由
4、 5段组成,各段所需要的时间如图 1-1所示。(分数:1.00)A.10/70tB.10/49tC.10/35tD.10/30t6.若指令流水线把一条指令分为取指、分析和执行三部分,且三部分的时间分别是 t 取指 2ns,t 分析2ns,t 执行 1ns,则 100条指令全部执行完毕需 (2) ns。(分数:1.00)A.13B.183C.193D.2037.在单指令流多数据流计算机(SIMD)中,各处理单元必 (3) 。(分数:1.00)A.以同步方式,在同一时间内执行不同的指令B.以同步方式,在同一时间内执行同一条指令C.以异步方式,在同一时间内执行不同的指令D.以异步方式,在同一时间内执
5、行同一条指令RISC是指 (32) 计算机。通常 CPU具有高时钟频率,尽量使用单周期操作,其采用 (33) 控制方式。RISC机一般也采用 (34) 结构,遇到转移指令时可以采用延迟转移等办法来解决转移的相关性;并要求编译系统相配合。RISC 机都采用了较大的 (35) 结构,以减少访问主存的频度,访内通常仅用LOAD/STORE类指令。RISC 和 (36) 技术相结合是当前高速计算机发展的一个重要方向。(分数:5.00)A.冗余集成系统B.可靠信息存储C.精简指令系统D.再定位指令系统A.微码B.固件C.硬接线D.软件A.微程序B.多处理机C.微通道D.流水线A.寄存器堆B.多处理机C.
6、微通道D.RASA.交叉存取B.多处理机C.运算器D.存储器模块为了快速传送大量数据,微型计算机中采用存储器直接访问技术,简称 DMA。用 DMA 方式传送时,在存储器和 (37) 之间直接建立高速传输数据的通路,不需要 (38) 的干预。利用 DMA方式传送数据时,数据的传送过程完全由称为 DMA控制器的硬件控制。 DMA 控制器具有下列功能:(1)向 CPU申请 (39) 传送。(2)在 CPU允许 DMA工作时,处理总线控制的转交。(3)在 DMA期间管理 (40) ,控制数据传送。(4)确定数据传送的起始地址和 (41) ,并在传送过程中不断修正。(5)数据传送结束时,给出表示 DMA
7、操作完成的信号。(分数:5.00)A.控制台B.硬件C.外部设备D.数据长度E.CPUF.存储器G.DMAH.系统总线I.数据方向J.传输速率A.控制台B.硬件C.外部设备D.数据长度E.CPUF.存储器G.DMAH.系统总线I.数据方向J.传输速率A.控制台B.硬件C.外部设备D.数据长度E.CPUF.存储器G.DMAH.系统总线I.数据方向J.传输速率A.控制台B.硬件C.外部设备D.数据长度E.CPUF.存储器G.DMAH.系统总线I.数据方向J.传输速率A.控制台B.硬件C.外部设备D.数据长度E.CPUF.存储器G.DMAH.系统总线I.数据方向J.传输速率8.指令流水线将一条指令的
8、执行过程分为四步,其中第 1、2 和 4步的经过时间为t,如图 1-2所示。若该流水线顺序执行 50条指令共用 153t,并且不考虑相关问题,则该流水线的瓶颈第 3步的时间为 (14) t。(分数:1.00)A.2B.3C.4D.5利用并行处理技术可以缩短计算机的处理时间,所谓并行性是指 (55) 。可以采用多种措施来提高计算机系统的并行性,它们可分成三类,即 (56) 。提供专门用途的一类并行处理机(亦称阵列处理机)以 (57) 方式工作,它适用于 (58) 。多处理机是目前较高性能计算机的基本结构,它的并行任务的派生是 (59) 。(分数:5.00)A.多道程序工作B.多用户工作C.非单指
9、令流单数据流方式工作D.在同一时间完成两种或两种以上的工作A.多处理机,多级存储器和互联网络B.流水结构,高速缓存和精简指令集C.微指令,虚拟存储和 I/O通道D.资源重复,资源共享和时间重叠A.SISDB.SIMDC.MISDD.MIMDA.事务处理B.工业控制C.矩阵运算D.大量浮点计算A.需要专门的指令来表示程序中并发关系和控制并发执行B.靠指令本身就可以启动多个处理单元并行工作C.只执行没有并发约束关系的程序D.先并行执行,事后再用专门程序去解决并发约束9.系统响应时间和作业吞吐量是衡量计算机系统性能的重要指标。对于一个持续处理业务的系统而言,其 (15 ) 。(分数:1.00)A.响
10、应时间越短,作业吞吐量越小B.响应时间越短,作业吞吐量越大C.响应时间越长,作业吞吐量越大D.响应时间不会影响作业吞吐量10.从基本的 CPU工作原理来看,若 CPU执行 MOV R1,R0 指令(即将寄存器 R0的内容传送到寄存器 R1中),则 CPU首先要完成的操作是 (62) 。(其中 PC为程序计数器,M 为主存储器,DR 为数据寄存器,IR 为指令寄存器,AR 为地址寄存器。)(分数:1.00)A.R0R1B.PCARC.MDRD.DRIR11.在中断响应过程中,CPU 保护程序计数器的主要目的是 (60) 。(分数:1.00)A.使 CPU能找到中断服务程序的入口地址B.为了实现中
11、断嵌套C.为了使 CPU在执行完中断服务程序时能回到被中断程序的断点处D.为了使 CPU与 I/O设备并行工作12. (12) 不属于计算机控制器中的部件。(分数:1.00)A.指令寄存器 IRB.程序计数器 PCC.算术逻辑单元 ALUD.程序状态字寄存器 PSW13.关于 RS-232-C,以下叙述中正确的是 (63) 。(分数:1.00)A.能提供最高传输率 9600b/sB.能作为计算机与调制解调器之间的一类接口标准C.可以用菊花链式连接D.属于一类并行接口在指令系统的各种寻址方式中,获取操作数最快的方式是 (16) 。若操作数的地址包含在指令中,则属于 (17) 方式。(分数:2.0
12、0)A.直接寻址B.立即寻址C.寄存器寻址D.间接寻址A.直接寻址B.立即寻址C.寄存器寻址D.间接寻址现采用四级流水线结构分别完成一条指令的取指、指令译码和取数、运算,以及送回运算结果四个基本操作,每步操作时间依次为 60ns,100ns,50ns 和 70ns。该流水线的操作周期应为 (27) ns。若有一小段程序需要用 20条基本指令完成(这些指令完全适合于流水线上执行),则得到第一条指令结果需 (28) ns,完成该段程序需 (29) ns。在流水线结构的计算机中,频繁执行 (30) 指令时会严重影响机器的效率。当有中断请求发生时,采用不精确断点法,则将 (31) 。(分数:5.00)
13、A.50B.70C.100D.280A.100B.200C.280D.400A.1400B.2000C.2300D.2600A.条件转移B.无条件转移C.算术运算D.访问存储器A.仅影响中断响应时间,不影响程序的正确执行B.不仅影响中断响应时间,还影响程序的正确执行C.不影响中断响应时间,但影响程序的正确执行D.不影响中断响应时间,也不影响程序的正确执行操作数所处的位置,可以决定指令的寻址方式。操作数包含在指令中,寻址方式为 (6) ;操作数在寄存器中,寻址方式为 (7) ;操作数的地址在寄存器中,寻址方式为 (8) 。(分数:3.00)A.立即寻址B.直接寻址C.寄存器寻址D.寄存器间接寻址
14、A.立即寻址B.相对寻址C.寄存器寻址D.寄存器间接寻址A.相对寻址B.直接寻址C.寄存器寻址D.寄存器间接寻址在计算机中,最适合进行数字加减运算的数字编码是 (4) ,最适合表示浮点数阶码的数字编码是 (5) 。(分数:2.00)A.原码B.反码C.补码D.移码A.原码B.反码C.补码D.移码为了大幅度提高处理器的速度,当前处理器中都采用了指令级并行处理技术,如超级标量(superscalar),它是指 (42) 。流水线组织是实现指令并行的基本技术,影响流水线连续流动的因素除数据相关性、转移相关性外,还有 (43) 和 (44) ;另外,要发挥流水线的效率,还必须重点改进 (45) 。在
15、RISC设计中,对转移相关性一般采用 (46) 方法解决。(分数:5.00)A.并行执行的多种处理安排在一条指令内B.一个任务分配给多个处理机并行执行C.采用多个处理部件多条流水线并行执行D.增加流水线级数提高并行度A.功能部件冲突B.内存与 CPU速度不匹配C.中断系统D.访内指令A.功能部件冲突B.内存与 CPU速度不匹配C.中断系统D.访内指令A.操作系统B.指令系统C.编译系统D.高级语言A.猜测法B.延迟转移C.指令预取D.刷新流水线重填14.两个同符号的数相加或异符号的数相减,所得结果的符号位 SF和进位标志 CF进行 (9) 运算为 1时,表示运算的结果产生溢出。(分数:1.00
16、)A.与B.或C.与非D.异或计算机执行程序所需的时间 P,可用 P=ICPIT来估计,其中 I是程序经编译后的机器指令数,CPI 是执行每条指令所需的平均机器周期数,T 为每个机器周期的时间。 RISC 计算机是采用 (47) 来提高机器的速度。它的指令系统具有 (48) 的特点。指令控制部件的构建, (49) 。RISC 机器又通过采用 (50) 来加快处理器的数据处理速度。RISC 的指令集使编译优化工作 (51) 。(分数:5.00)A.虽增加 CPI,但更减少 TB.虽增加 CPI,但更减少 TC.虽增加 T,但更减少 CPID.虽增加 I,但更减少 CPIA.指令种类少B.指令种类
17、多C.指令寻址方式多D.指令功能复杂A.CISC更适于采用硬布线控制逻辑,而 RISC更适于采用微程序控制B.CISC更适于采用微程序控制,而 RISC更适于采用硬布线控制逻辑C.CISC和 RISC都采用微程序控制D.CISC和 RISC都只采用硬布线控制逻辑A.多寻址方式B.大容量内存C.大量的寄存器D.更宽的数据总线A.更简单B.更复杂C.不需要D.不可能被操作数的最高位移入“进位”位,其余所有位接收其相邻低位值,最低位移入 0的操作是 (22) 指令。被操作数的最高位保持不变,其余所有位接收其相邻高位值,最低位移到“进位”位中的操作是 (23) 指令。在程序执行过程中改变按程序计数器顺
18、序读出指令的指令属于 (24) 。相对寻址方式的实际地址是 (25) 。特权指令在多用户、多任务的计算机系统中必不可少,它主要用于 (26) 。(分数:5.00)A.逻辑左移B.算术左移C.乘 2运算D.除 2运算A.逻辑左移B.算术左移C.乘 2运算D.除 2运算A.特权指令B.传送指令C.输入/输出指令D.转移指令A.程序计数器的内容加上指令中形式地址值B.基值寄存器的内容加上指令中形式地址值C.指令中形式地址中的内容D.栈顶内容A.检查用户的权限B.系统硬件自检和配置C.用户写汇编程序时调用D.系统资源的分配和管理某计算机有 14条指令,其使用频度分别如表 1-2所示。(分数:2.00)
19、A.3B.4C.5D.6A.2.8B.3.4C.3.8D.4.2数据库系统工程师-计算机原理与体系结构答案解析(总分:63.00,做题时间:90 分钟)1.在 32位的总线系统中,若时钟频率为 1000 MHz,总线上 5个时钟周期传送一个 32位字,则该总线系统的数据传送速率约为 (61) MB/s。(分数:1.00)A.200B.600C.800 D.1000解析:分析该题考查总线系统的数据传送速率的计算。微机中的总线可分为内部总线、系统总线和外部总线三种,其中内部总线是微机内部各外围芯片与处理器之间的总线,用于芯片一级的互连;系统总线是微机中各插件板与系统板之间的总线,用于插件板一级的互
20、连;外部总线是微机和外部设备之间的总线,微机作为一种设备,通过该总线和其他设备进行信息与数据交换,它用于设备一级的互连。从通信方式来看,因为计算机通信方式可以分为并行通信和串行通信,所以相应的通信总线被称为并行总线和串行总线。并行通信速度快、实时性好,但由于占用的口线多,不适于小型化产品:而串行通信速率虽低,但在数据通信吞吐量不是很大的微处理电路中则显得更加简易、方便、灵活。串行通信一般可分为异步模式和同步模式。在本题中,因为时钟频率为 1000 MHz,所以 1s中有 1000M个时钟周期,又知道 5 个时钟周期传送一个32位(4 字节),则该总线系统的数据传送速率为 4B1000M/5s
21、800MB/s。2.下面的描述中, (13) 不是 RISC设计应遵循的设计原则。(分数:1.00)A.指令条数应少一些B.寻址方式尽可能少C.采用变长指令,功能复杂的指令长度长而简单指令长度短 D.设计尽可能多的通用寄存器解析:分析 本题考查的是计算机系统硬件方面的基础知识。在设计 RISC时,需要遵循如下基本原则。指令条数少,一般为几十条指令。寻址方式尽可能少。采用等长指令,不管是功能复杂的还是简单的指令,均用同一长度。设计尽可能多的通用寄存器。因此,采用变长指令,功能复杂的指令长度长而简单指令长度短不是应采用的设计原则。假设每一条指令都可以分解为取指、分析和执行三步。已知取指时间 t 取
22、指 4t,分析时间 t 分析 3t,执行时间 t 执行 5t。如果按串行方式执行完 100条指令,需要 (18) At。如果按照流水线方式执行,执行完 100条指令需要 (19) t。(分数:2.00)A.1190B.1195C.1200 D.1205解析:A.504B.507 C.508D.510解析:分析按顺序方式执行指令,每条指令从取指到执行共耗时 12t,所以 100条指令共耗时:12100=1200t。有关流水线连续执行指令所需时间的分析,请参考第 2题。在本题中,采用流水线的耗时为:(4+3+5)+(100-1)5=507t。3.若浮点数的阶码用移码表示,尾数用补码表示。两规格化浮
23、点数相乘,最后对结果规格化时,右规的右移位数最多为 (10) 位。(分数:1.00)A.1 B.2C.尾数位数D.尾数位数-1解析:分析 为了充分利用尾数来表示更多的有效数字,即提高数据的表示精度,通常采用规格化浮点数。规定浮点数在运算结束将运算结果存到计算机中时,必须是规格化的浮点数。规格化浮点数尾数的最高数值位是有效数字,即正尾数 0.5P1,负尾数-1F-0.5。要求规格化以后,其尾数部分是正数时为 0.1xxx的形式;是负数时,对于原码为 1.1xxx的形式,对于补码为 1.0xxx的形式,可以通过尾数小数点的左右移动和阶码的变化实现。那么,将两个尾数相乘,则积的最高数值位是有效数字,
24、即正尾数0.25 补 F1补 ,负尾数-1 补 F-0.5 补 ,所以,右规时的右移位数最多是 1位。4.中断响应时间是指 (1) 。(分数:1.00)A.从中断处理开始到中断处理结束所用的时间B.从发出中断请求到中断处理结束后所用的时间C.从发出中断请求到进入中断处理所用的时间 D.从中断处理结束到再次中断请求的时间解析:分析 当 CPU执行 I/O请求指令时,向 I/O控制器发出相应指令后,CPU 并不等待 I/O控制器返回的结果,而是继续执行其他操作。此时,I/O 控制器负责和外设进行通信,当数据从其数据寄存器写到外设后或者外设的数据写入其数据寄存器后,I/O 控制器向 CPU 发出中断
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
5000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 职业资格 数据库 系统 工程师 原理 体系结构 答案 解析 DOC
