[考研类试卷]综合练习试卷105及答案与解析.doc
《[考研类试卷]综合练习试卷105及答案与解析.doc》由会员分享,可在线阅读,更多相关《[考研类试卷]综合练习试卷105及答案与解析.doc(14页珍藏版)》请在麦多课文档分享上搜索。
1、综合练习试卷 105 及答案与解析一、单项选择题1 一台计算机有 64MB 的主存,字长为 4 字节。那么在存储器中对单个字寻址需要( )位地址。(A)23(B) 24(C) 25(D)262 EPROM 是指( )。(A)读写存储器(B)只读存储器(C)可编程的只读存储器(D)可擦可编程的只读存储器3 某微型计算机系统的操作系统保存在软盘上,其内存储器应该采用( )。(A)RAM(B) ROM(C) RAM 和 ROM(D)CCD4 存储字是指_。(A)存放在一个存储单元中的二进制代码组合(B)存放在一个存储单元中的二进制代码位数(C)存储单元的集合(D)机器指令5 超流水线技术是_。(A)
2、缩短原来流水线的处理器周期(B)在每个时钟周期内同时并发多条指令(C)把多条能并行操作的指令组合成一条具有多个操作码字段的指令6 微指令执行的顺序控制问题,实际上是如何确定下一条微指令地址的问题,通常用的一种方法是断定方式,其基本思想是_。(A)用微程序计数器来产生后继微指令地址(B)在指令中指定一个专门字段来产生后继微指令地址(C)由设计者在微指令代码中指定,或者由设计者指定的判别测试字段控制产生后继微指令地址6 设 8259A 当前最高优先级为 IR5,若想使下一循环请求中最低优先级为 IR2,则输出 OCW2 的数据格式是( )。(A)10100010B (B) 01 100010B(C
3、) 11100010B (D)1 1000010B7 多总线结构的计算机系统,采用( )方法,对提高系统的吞吐能力最有效。(A)多口存储器(B)提高主存的速度(C)交叉编址多模存储器(D)高速缓冲存储器二、判断题8 由于存储器可以向 CPU 发送数据,所以存储器也能作为总线主设备。( )(A)正确(B)错误9 在原码除法和补码除法中,如果本步商 1,则下步将余数左移一位减除数。( )(A)正确(B)错误10 在 DMA 传送过程中,由于 DMA 控制器和 CPU 并行工作,因此它们可以同时使用总线。( )(A)正确(B)错误11 在中断系统中,各种中断源的中断请求优先次序完全由硬件决定,编程无
4、法进行任何改变。( )(A)正确(B)错误12 在补码两位乘比较法运算规则中,要求乘数设两位符号位。( )(A)正确(B)错误13 流水线中的相关问题,是指在一段程序的相邻指令之间存在某种关系,这种关系影响指令的并行执行。( )(A)正确(B)错误14 I O 与内存统一编址方式将 IO 地址看成是主存地址的一部分,占用主存空间。( )(A)正确(B)错误三、简答题15 假设:某机主存容量为 2M 字节,Cache 容量为 8K 字节,采用 2 路组相联结构,每个数据块大小为 128 字节。问:(1)Cache 共分为多少组? 每组有多少个数据块?(2)主存共分多少组? 每组多少个数据块?(3
5、)主存地址的格式(各字段名称及其位数) 是什么?(4)Cache 中每个数据块对应的 Tag 至少应该有多少位 ?(5)Cache 中 Tag 的内容应该来自主存地址中的哪个字段 ?16 已知单总线计算机结构如图 97 所示,其中 XR 为变址寄存器,EAR 为有效地址寄存器,LATCH 为暂存器。假设指令地址已存于 PC 中,画出 ADD * D 指令周期信息流程图,并列出相应的控制信号序列。 说明: (1)ADD * D 指令字中*表示相对寻址,D 为相对位移量。 (2)寄存器的输入和输出均受控制信号控制,如 PCi表示 PC 的输入控制信号,又如 MDRo 表示 MDR 的输出控制信号。
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
2000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 考研 试卷 综合 练习 105 答案 解析 DOC
