GB T 17574-1998 半导体器件 集成电路 第2部分;数字集成电路.pdf
《GB T 17574-1998 半导体器件 集成电路 第2部分;数字集成电路.pdf》由会员分享,可在线阅读,更多相关《GB T 17574-1998 半导体器件 集成电路 第2部分;数字集成电路.pdf(123页珍藏版)》请在麦多课文档分享上搜索。
1、前言本标准等同采用国际电工委员会标准 半导体器件集成电路第部分 数字集成电路及修改单 进行编写本标准的编制将促进我国半导体数字集成电路的国际贸易技术和经济交流本标准引用的 半导体器件分立器件和集成电路第部分总则 和半导体器件集成电路第部分总则分别等同采用 及 年的修订和 及 年的两次修订本标准由中华人民共和国电子工业部提出本标准由全国集成电路标准化分技术委员会归口本标准起草单位电子工业部标准化研究所本标准主要起草人李燕荣张宏图前言国际电工委员会 在技术问题上的正式决议或协议是由对这些问题特别关切的国家委员会参加的技术委员会制定的 对所涉及的问题尽可能地代表了国际上的一致意见这些决议或协议以推荐
2、标准的形式供国际上使用并在此意义上为各国家委员会所认可为了促进国际上的统一 希望各国家委员会在本国条件许可的情况下 采用 标准的文本作为其国家标准 标准与相应国家标准之间的差异应尽可能在国家标准中指明序言本标准由 半导体器件制订构成了集成电路通用标准 的第二部分本标准与 和 通用标准构成了数字集成电路的标准年 月在伦敦召开会议 批准了将标准 和 按器件分类 重新编排整理的方案 因为所有组成部分预先已经按照六个月法或两个月程序表决批准 不再重新表决标准 和 中涉及集成电路的内容已包括在 和 标准中标准 和 中涉及机械和气候测试方法的内容已包括在 标准中由于 的工作连续性以及考虑集成电路领域的发展
3、通过修订和补充文件以保证标准的先进性本标准完全替代 和 标准的内容中华人民共和国国家标准半导体器件集成电路第 部分 数字集成电路国家质量技术监督局 批准 实施第 篇总则引言通常 本标准需要与 和 标准一起使用在 和 标准中可查到下列的全部基本资料术语文字符号基本额定值和特性测试方法接收和可靠性范围本标准给出了下列各类或各分类器件的标准组合和时序数字电路存储器集成电路微处理器集成电路电荷转移器件第 篇术语和文字符号组合和时序集成电路的术语通用术语信号是信息的物理表示 数字信号是与时间有关的物理量的状态或变化 这个物理量具有数目有限的几个不重叠的值域 数字信号可用于信息的传输或信息处理 考虑到实际
4、情况下面选择了一些简化的定义 对于数字电路一般不会产生误解或歧义数字信号不重叠值域为有限的随时间变化的物理量用于信息的传输和处理注物理量可以是电压 电流或阻抗等为方便起见每个值域可用单一数值表示 例如标称值二进制信号仅有两个可能值域的数字信号注 为方便起见 每个值域可用单一数值表示例如标称值二进制信号的低值域二进制信号的最低正电平最高负电平的范围注 这个范围通常用 值域 表示此范围内的电平用 电平表示二进制信号的高值域二进制信号的最高正电平最低负电平的范围注 这个范围通常用 值域表示 此范围内的电平用 电平表示输入端一种在其上施加信号 可直接地改变电路的输出组态 输出图形 或通过改变电路对其他
5、引出端的响应方式间接改变电路输出组态 输出图形的引出端三态输出在高电平和低电平时呈相对的低阻抗的源或沉 且在适当的输入条件下 提供近似开路的高阻态的二进制电路的输出注 在功能表和功能 时序的 图里 用缩写 表示高阻态与功能有关的术语二进制电路的 输入阻态 输入图形在给定瞬间输入端上低电平和高电平的组合二进制电路的 输出组态 输出图形在给定瞬间输出端上低电平和高电平的组合注 当不致产生歧义时 输出组态 输出图形可以用电路指定输出端 参考输出端的信号电平 低电平或高电平来表示功能表用来表示数字电路的输入端和输出端的数字信号值之间的必需的或可能的关系且这些数字信号值可以直接用电量值来表示 也可由已规
6、定电学含义的符号 例如二进制电路的 和 来表示的表达方法通常每列给出数字电路的一个输入端上或一个输出端上数字信号值每行给出输入端上数字信号值及输出端上所产生的数字信号的结果值如果输出端上数字信号值是不确定时则应用问号表示如果输入端上数字信号值不起作用时则应用符号 或 表示真值表 表示数字变量间的关系用表格来表示一个或多个数字自变量与一个或多个数字因变量之间的逻辑关系 即对于数字自变量值的每种可能的组合给出相对应的数字因变量值的表示方法注 将功能表 和 真值表 区别开来是必要的因为同一个数字电路可依据数字自变量对数字电参量赋值的任意选择 可以完成几种不同的逻辑操作激励一种输入组态输入图形 或输入
7、组态输入图形的变化 其作用能够直接或与已存在的预备状态一起改变的电路输出组态 输出图形 或者使电路进入预备状态或者取消或改变已存在的预备状态注给定激励的重复或反复不一定产生相同的结果某些情况下 激励使已建立的输出组态 输出图形保持不变时序电路数字输入信号的 有效电平能产生激励的数字输入信号的电平时序电路数字输入信号的 有效转换一种数字输入信号从一个电平到另一个电平 并能产生激励的转换注 有效转换也可能受信号斜率的限制时序电路的 稳定输出组态 输出图形一种在产生它的激励或维持它的任何其他激励被非激励的输入组态输入图形 代替后 或者在没有激励的情况下仍保持不变的电路输出组态输出图形注 任何由于不希
8、望的电容存贮时间和传输时间等作用而造成短时间的输出组态输出图形 不予以考虑时序电路的 伪稳定输出组态 输出图形一种在产生它的激励或维持它的其他激励被非激励的输入组态输入图形代替后则不再继续存在的输出组态 输出图形注 任何由于不希望的电容存贮时间和传输时间等作用而造成短时间的输出组态输出图形 不予以考虑时序电路的 亚稳定输出组态 输出图形一种在施加适当的激励之后仅在有限的延续时间内存在的输出组态 输出图形注亚稳定输出组态 输出图形 的延续时间取决于电路的设计以及产生该输出组态输出图形 的激励的持续时间还可能受后续激励的影响任何由于不希望的电容 存储时间和传输时间等作用而造成短时间的输出组态 输出
9、图形不予以考虑功能时序矩阵一种列有若干输入并对于每种输入组态可给出可能产生的输出组态 且在其上可直接读出从每一个输入组态转变为其他输入组态而产生的输出组态表注 适当时用矩阵附加数据或所涉及时间条件 例如为产生一个预期的新的输出组态输入电平的转换时间 输入组态的延迟时间 的详细内容来完善功能 时序 矩阵预备输入端一种输入端在该端施加数字信号可以改变电路对其他输入端上的信号的响应 而不直接引起电路的输出组态 输出图形的变化允许输入一种输入 当它有效时 允许一个或多个规定操作开始执行注允许 的信号可以是这样当它维持在一个规定的电平时允许执行一个或多个操作 或者锁存操作在 允许 信号撤除之后 该操作持
10、续进行允许是一个通用术语 需要时 可以用适当的补充说明限定片允许输入一种允许输入当其无效时 使集成电路进入降功率等待状态片选输入一种允许输入当其无效时 阻止集成电路输入和输出数据输出允许输入一种允许输入当其无效时 阻止集成电路输出数据注 当没有允许输入时输出将呈现出低电平 高电平或悬空状态 高阻态 取决于电路的特殊设计写允许输入一种输入 当其有效时 允许数据进入存储器不允许输入禁止输入一种输入 当其有效时 阻止执行一个或多个规定操作注这两个术语的使用可根据对 允许输入是强调互补还是强调否定来选择允许输入无效时 能禁止或阻止在它有效时所允许的操作相反地不允许输入无效时能许可在它有效时所阻止的操作
11、执行电平工作输入一种输入 只要其保持在一个有效的电平上就持续起作用 引起激励转换工作输入一种仅在转换的两个方向之一是有效的 产生激励 输入 或者仅从一个电平到另一个电平的转换速率足够大时才能引起激励的一种输入置位使计数器进入符合规定数的状态使存储器件置入通常不表示零的规定状态注 与复位 相反复位使计数器进入符合规定初始数的状态使存储器件恢复到规定的不必一定表示零的初始状态注 与置位 相反电路类型数字电路依靠输入端和输出端的数字信号进行工作的电路注本定义中 输入端和输出端不包括静态电源端在一些数字电路中 例如某些类型的非稳态电路其输入端不必存在二进制电路用二进制信号工作的一种数字电路注 二进制信
12、号的各对值域在不同的端可以是不同的组合数字电路对于输入端上数字信号的每一种可能的组合 其输出端仅存在一种数字信号组合的数字电路时序 数字电路在其输入端上至少存在一种数字信号的组合相应的输出端上存在一种以上的数字信号组合的数字电路注 输出端上的这些组合由先前的状态如内部存储延迟等结果 决定基本组合电路只有一个输出端 并当加到各输入端上的信号全部为高电平或全部为低电平 输出信号才能具有在功能表中仅出现一次值的二进制组合 数字电路注由于在功能表中仅出现一次的输出信号的值可以是高电平 也可以是低电平 所以共有四类基本组合电路按照布尔代数二进制值 和 对应信号值 和 的赋值 可以用四类基本组合电路完成与
13、或与非或非的逻辑操作非基本组合电路可由连接若干基本组合电路或连接若干带反相器的基本组合电路构成双稳态电路一种仅有两个稳定的输出组态 输出图形的时序电路注可根据有效的伪稳定和亚稳定输出组态 输出图形的数目和种类以及从一个稳定输出组态到另一个稳定输出组态的转变所要求的适当激励的数目将这个大类分成几个小类双稳态电路的稳定输出组态 输出图形可由参考输出端的低电平或高电平来表示术语双稳态电路作为一般术语 覆盖了仅有两个稳定输出组态的所有时序电路当不致引起歧义或误解时这个术语也可用于双稳态电路的任何种类特别是信号激励双稳态电路通常使用缩写术语双稳态电路边沿触发转换工作双稳态电路具有一个或多个转换工作输入的
14、双稳态电路脉冲触发双稳态电路要求在其预备输入端上建立一个相对于触发输入端施加第一次转换信号的信号 并使该信号保持到相对于在同一触发输入端上第二次能使输出改变状态的转换信号发生的双稳态电路注 这一定义不排除最小建立时间和 或保持时间可能是负的数据锁定双稳态电路要求在其预备输入端上建立并保持一个对于触发输入信号转换 不使输出改变状态的信号的双稳态电路单稳态电路仅有一个稳定输出组态 输出图形 的时序电路注这个定义是以最通用的形式给出的 现在使用的术语单稳态电路指的是除稳定输出组态 输出图形外 至少存在一个亚稳定输出组态 输出图形 的情况一般这种电路有一个或多个亚稳定和 或 伪稳定输出组态输出图形扩展
15、电路可以用来增加关联电路的同等作用的输入端数目而不改变关联电路功能的辅助电路二进制反相器一种只有一个输入端和一个输出端当输入端的信号值是 时输出端的信号值为 的二进制电路主从结构一种两个双稳态电路的结构其中一个称为 从的电路再现另一个称为 主的电路的输出状态通过适当的信号可以实现从 主 到从 的信号传输寄存器可以接收 存储和取出信息的双稳态电路组成的电路注 寄存器可以成为存储器的一部分具有一定的容量移位寄存器一种借助适当的控制信号可以在相连的双稳态电路间按预定的顺序传送信息的寄存器计数器一种用来存储数的时序电路可使存储的数按包括 的给定常数增加或减少数字译码器 集成电路由逻辑元件或等效元件 组
16、成 能按照输入信号的组合选择一个或多个输出通道的电路可编程逻辑阵列一种具有固定的内部互连图形的组合逻辑元件电路阵列组成的集成电路该内部互连图形可在电路制成后连接或断开以完成特定的逻辑功能注 典型的 是驱动若干或门的 与门组与额定值和特性有关的术语输入 阈值电压一种当输入电压值超过它时 能够改变输出逻辑状态的输入电压电平注 资料中通常使用的术语滞后 指的是正向阈值电压和负向阈值电压之差或正向 输入阈值电压输入电压上升时的输入阈值电压注 见 的注负向输入阈值电压输入电压下降时的输入阈值电压注 见 的注双极型数字电路的输入负载系数数字电路规定输入端的输入电流与选作参考负载的特定电路的输入电流之比而得
17、到系数注 参考负载的选择应尽可能使得输入负载系数成为整数双极型数字电路的输出负载能力数字电路规定输出端的最大输出电流与选作参考负载的特定电路的输入电流之比注 参考负载的选择应尽可能使输出负载能力成为一个整数建立时间从规定的输入端施加上需保持的信号开始 到与另一个输入端上随之发生规定的有效转换之间的时间间隔注建立时间是在信号电平转换范围内 测试两个信号量通过规定值的瞬时之间时间间隔建立时间是两个信号间的实际时间可能不足以完成预期的结果 其最小值规定为保证数字电路正确操作所需要的最短时间间隔建立时间可能是一个负值在这种情况下 最小值为保证数字电路的正确操作所需要的最长时间间隔在有效转换和其他信号开
18、始作用之间保持时间规定的输入端上的信号在另一个规定的输入端发生有效转换之后仍保持不变的时间间隔注保持时间是在信号电平转换范围内 测试两个信号量通过规定值的瞬时时间间隔保持时间是两个信号间的实际时间 可能不足以完成预期的结果 其最小值规定为保证数字电路正确操作所需要的最短时间间隔保持时间可能是一个负值在这种情况下 最小值为保证数字电路的正确操作所需要的最长时间间隔在有效转换和其他信号开始作用之间分辨时间施加在同一个输入端上的一个输入脉冲的终止到下一个输入脉冲的开始之间的时间间隔注分辨时间是在信号电平转换范围内 测试输入信号量通过规定值的瞬时时间间隔分辨时间是两个脉冲间的实际时间可能不足以完成预期
19、结果 其最小值规定为保证数字电路正确操作所需要的最短时间间隔高电平到低电平 低电平到高电平 传输时间当用规定类型的典型器件驱动被测器件和作被测器件的负载 输出向低电平 高电平变化时 输入脉冲与输出脉冲上规定参考点之间的时间间隔注在某些情况下为了测试可用规定的等效网络来代替驱动电路和负载电路在输入低值域的上限和输入高值域的下限之间的平均值通常用作为规定的参考电平高电平到低电平低电平到高电平 的转换时间规定的输入信号通过特定网络加于电路 且输出接另外的特定网络作为负载 输出向低电平 高电平变化时输出脉冲沿上规定参考点之间的时间间隔允许时间从允许信号转换的规定点到表示预定操作开始的输出波形上规定点之
20、间的时间间隔禁止时间从禁止信号的转换的规定点到表示受禁止信号影响的操作中止的输出波形上规定点之间的时间间隔三态输出的输出允许时间当三态输出从高阻态 截止态 向规定的有效电平 高或低转变时 输入和输出电压波形上规定参考点之间的时间间隔三态输出的输出禁止时间当三态输出从规定的有效电平 高或低 向高阻态 截止态转变时 输入和输出电压波形上规定参考点之间的时间间隔脉冲持续时间 脉宽脉冲波形的两个转换的规定参考点之间的时间间隔有效时间一个时间间隔在该时间间隔内输出信号是有效的或输入信号必须是有效的输出数据有效时间输出数据在输入条件变化后仍持续有效的时间间隔 在这一时间间隔结束时 输入条件的变化能引起输出
21、数据的改变二进制电路的 等效输入 输出 电容一种和二进制电路输入 输出 容抗部分一样对数字信号的波形产生等效作用的分立电容器的电容锁定术语锁定态由输入输出或电源的过压触发一寄生四层双极结构而产生的低阻抗导通状态 此状态下维持所产生的电流注 在锁定态时器件不能工作锁定效应引发锁定态的过程锁定态电压当集成电路处于锁定态时在规定的电流下 集成电路电源端间的电压锁定电流使集成电路进入锁定状态的流入或流出所规定引出端的最小电流示例基本组合电路基本组合电路的类型和功能表与 或电路输入输出带有的所有组合与非 或非电路输入输出带有的所有组合与 或电路输入输出带有的所有组合与非 或非电路输入输出带有的所有组合二
22、进制反相器输入输出用基本组合电路实现的逻辑运算 根据信号值 和 对布尔代数的二进制值 和 的两种可能赋值电路 赋值类型名称与或 与 或非非非 非或 与或与以文字符号的示例来表述描写双稳态电路和有关时序数字电路的原则提供表示 时序的 功能矩阵的两种不同方式绪言如果施加到输入端的信号在高电平时有效或在从低电平向高电平转换时有效 则用来表示输入的字母是不带横线的 例如如果施加到输入端的信号在低电平时有效即在高电平时无效 或在从高电平向低电平转换时有效 即从低电平向高电平转换时无效 那么用来表示输入的字母是带横线的 例如在电平转换工作的电路情况下 上述规定导致矛盾的指示时则应以转换工作为优先双稳态电路
23、的输出端由 或 表示此处 是参考输出端正常情况下在双稳态电路的两个稳定的输出组态 输出图形 上 和 端上的电平是互补的伪稳定输出组态 输出图形由字母 或 或它们的组合来表示 并填入字母 后的括号里如果在伪稳定输出组态 输出图形 中 和 端的电平是互补的 则同时使用字母 和 第一个字母指示 端电平如果在伪稳定输出组态 输出图形 中 和 端的电平是相同的 则仅用一个字母来指示这些电平例如如果没有要求括号和其间的字母可以省略等的所有其他类型电路可以与下述例子相似的方式描述电路电路一种具有两个电平工作输入端 和 电路每个输入信号仅在高电平时才是有效的输入组态 输入图形 产生输出组态输出图形 端输入信号
24、回到低电平不产生任何影响输入组态 输入图形 产生输出组态输出图形 端输入信号回到低电平不产生任何影响输入组态 输入图形 产生伪稳定输出组态 输出图形 两个输入信号同时从高电平回到低电平产生不确定的输出组态 输出图形注 在某些情况下 由于技术原因 输入组态 输入图形 是不允许的功能时序的矩阵图定时图图 完电路一种具有两个电平工作输入端 和 的电路 每个输入信号仅在低电平时才是有效的输入组态 输入图形 产生输出组态输出图形 端输入信号回到高电平不产生影响输入组态 输入图形 产生输出组态输出图形 端输入信号回到高电平时不产生影响输入组态 输入图形 产生伪稳定输出组态 输出图形 两个输入信号同时从低电
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
5000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- GB 17574 1998 半导体器件 集成电路 部分 数字集成电路
