QJ 1553.1-1988 STD总线技术规范.8位STD总线技术规范.pdf
《QJ 1553.1-1988 STD总线技术规范.8位STD总线技术规范.pdf》由会员分享,可在线阅读,更多相关《QJ 1553.1-1988 STD总线技术规范.8位STD总线技术规范.pdf(41页珍藏版)》请在麦多课文档分享上搜索。
1、。J中华人民共和国航天工业部部标准QJ 1 553. 1-88 STD总线技术规范8位STD总线技术规范1988-04-25发布1988一12-31实施中华人民共和国航天工业部发布目次1 主题内容与适用范国. ( l ) 2 逻辑规范. . . . . . . . . ( l ) 3 信号描述.E.(1 ) 4 时序规范. . . . . . . . . . . (8) S 电气性能规范.H自.自. (11) 6 机械规范. . . . . . . . . (13) 附录ASTD总线实施细则(补充件). .(阳)附录BSTD指令助记符(补充件). . . . . . . . (28) 中华人民
2、共和国航天工业部部标准QJ1553 1 88 STD总结技术规范8位STD总结技术规范STD总线定义丁一个八位的微处理器总线标准。本标准采用小板模块化的结构,能够灵活地组成各种不同的控制系统。典型的系统构成见图1。1 主题内容与适用范围木标准适用于八位STD总线产品的设计和生产,用户亦应参照使用。本标准包括下列内容z模板尺寸总线连接器总线引脚的功能分配信号定义电气性能要求读/写时序读/写信号时间宽度参数本标准不包括下列内容模板功能用户接口互换性2 逻串规范总线连接器脚的功能分配,总线引线脚按功能分为五组g逻辑电源总线脚l日数据总线脚7-14地址总线脚15.30控制总线脚3152辅助电源总线脚5
3、356总线连接器I仰的功能分配见表1。信号流的方向是以当前主控插件为准。3 值号描述3.1 电源总钱(脚1-6、剧53- 56 ) 电源总线分成逻辑和模拟电源两组。多达五种独立的供电电源。可以与两组独立的地线航去工业部1988-04-25批准1988-12-31寞施l QJ1553 , l-88 一起使用。见表2所示。其中脚5和脚6可作它用。当用于其他目的时,插件上所有切断措施,以防止冲突。表1总线连接器寻I脚的功能分配1 元件百| 线路面嗣后岳母再hi-II面王豆石l一后再再一句一Vcc 输入i 逻辑电拥i 2 VCC输人|逻辑电源(+5V)逻辑l i(+5V) ! 3 GND 输入| 逻辑
4、地:. GND 1输入lZ辑地电源I5,YB日I/VBATI输入|逻辑偏压/备i6 I VBB的/DCI输入陋辑偏庄/电源掉电用电池电源1PDl 惜号二二一一一一二一-1-一一7, D3/A19 输入/输出1, B i D7/A23 输入/输出J时9! D2/A18 1输入/输出1数据总钱/地,10 1 D6/A22输入/输出!数据总线/地址扩展川11川口输入/输出|址扩展|12lD山1i输入/输出!i 13 I DojA16 输入/输出I; 14 1 D./20 1输入/输出i 15 A7 I 输出地址|17l A6 | 输出| ;:|:lzi | 输出巴约25 , 12 I 输出| 输出1
5、 输出l丐石,一输出输出输出输出输出输出输出输出A15 .14 113 /12 /11 /10 /9 A8 680 112 地址总线地址总0;I 22 2. 28 28 30 写存储器或I32 1/0 I 输出11/0地址选择13.输入/输出I1/0扩展I 38 出输出出,v输辅twox nkE MM mmm 读存储揭戒1/0输出10RO 10EXP 存储掘地址选律存储量扩展33 控制I35 I CPU机器周期同步信号CPU状态总线请求巾断请求非屏蔽中断按请求键复位l辅助刷刷优先权链输入叫M即Nc-I输出.0 I ST1TUSO输出42 I BUSRO输入刷新定时CPU状态总线响应中断响应I
6、4. 等待请求I .8 系统复位48 来自处理50 | 器的时钟l 输出|优先权链输出152 37 I REFRESH 39 I STATUSl 41 I BUSAK 43 I INTAK. 45 I WAITRO 47 I SYSRESET ,9 I CLOCK 山山山山山山输输输旦、线IMTRQ NMIRO PBREST CNTRL 出入出出输输输输入入入人输输输输输入, 51 I PCO PCI 2 QJI553.1-88 续衰1线路即俗吟茜称I1ii%0记川时说54 I AUXGND 川-v|输入输入辅助她辅助负电部(-12V) 洼,指低也平有效我2咆m总统寻l脚功能分配引|胸i说明也
7、军事号信给压电地仙吧掉的源源制mw血他服源峭邮电电咆地电院咆电咆E负输榈树望用霞流助助助泼泼偏备俯直树辅辅4 246 0叭56135666355 5 逆哗啦旅(+5V)il!辑咆懈的接地成f低目电流逻罄供电电1源草i辑(- . 备用咆他供电也f版E 低f1l流逻辑供电rIl1:E2# ( -5V ) 备用的宣流电jW,掉电信号辅助电源的地找iE藏流电源(+12V) 负直流电源(-12V) 泼,1)脚5VBAT叩备用咆汹咆应.VBAT是一个宜说咆应.2 )脚eDCPD-主流电源掉电信号.DCPD J盖v个指示Vcc电源电压降低到推荐自古极限假以下的边鳞信号-3.2 戴据.饿(跚7-14)(8俄、
8、双向、王三舔,而曦早有效)数据总线的方向,由当前控插件控制。并31:卖(RD*)写(W且川和中断响应(INTAK川的影响。所有捕件当;Il;不使用总统时必须将数据首总线将放成商阻状态。!l临时靠在报件有总线请求(BUSRQ门时,比如要进行DMA传输,常任主授指件必须释放数据总线。数据总统ilJ按分时3适用11讼作为扩R草地址阀翩。做为地址扩距甚闲时的傍脚分隙,必须符合表l规定。3.3 地址总编(麟1530)(16位,:.It,商咆略有貌)地址由!l前正k按摘件送出。但在响E1:r临时按捅件的总统申请BUSRQ.时,常置饺捅件应将放地址总线地址J总线提供16恨地址线,即可rIl存储楼jilJ肉1
9、/心设备激行诗闷。用砖铺苦苦i商)ji;(NEMRQ* )和1;0请求。(IORQ. )两根控制线来区别是存储器操作还是1/0操作。由具体的微必丑盟秘来决惑地也1:线的数阴栩如何古董用这些地址线Jj1淡3,3 QJ1553.1-88 地址总线可采用分时复用数据总线来进行扩展。在进行地址扩展时,引脚的功能必须符合农l规定。江智能rG没L:?各种制时口网1STD;总绞实用举例4 QJI553.1-88 表3地是t然E1Z用主持例1地址线(刷新期间1/0地找数)给政榻数目地放饺以1/0形式映射1/0以将俯精形式映射1/。协8080 16 成8l:16 8085 18 fL 8 ) 16 Z80 16
10、 f民7, 低8亿16 6800 16 16 6809 16 16 6502 16 16 NSC800 16 悦3W 低8仪16 8088 20 f民8(,: 20 3.4 搜翩.1然(脚31-52 ) 控制总线古自兮线分为5组s平宇储部利1/0控制。外部设备的jll时按倒,时钟和复!f.,中由i利总量2控制。Ij!:fr优先权链排队。3.4.1 存储怨和1/0控制线为部储楼和1/0的越本馀作挺供所有尊婆的宫号,简单的应用悄况只姿求Til六个控制信号。所有的STD插件都必须支持存储苦苦和1/0控制线。a. 脚31WR-均存储Ujj飞输出(二三态,低电平有究生)。WR由当前E投指件产生,它炎fF
11、总线保持者或将保持准备送往被等址的存储苦苦或外部设备的有效数扫吉、所以W且-f止-个r:iJ储存报或输出口写入数扮的信号。b. 脚32RD读储存部:d输入(二三态、低也平有效)。RD饰自ll甜j:神,指件产效。表示需要从存储器或输入口读取数据,被珑的输入设备就存储器必须用这个仿号把数据沈j遭到总线上去。C. 脚3310RQ-一-1/0请求(三三态,低唱平有数)10RQII旦前交按惯件产织.应表示I/OJ哥就行谈wt匀,成者荒特定的操作,即1/0周此侬号与RD*就WR然同;:tJ盟,谈jjtl字操作。对3在战处E型导IORQl哥和其它微处lll!器然占去一起逃i恿以确5良种特定操作。对Z80)而
12、商,将10RQ和STATUS1(MI叫一想来褒示中断响贼。d. 脚34MEMRO*一将储苦苦i市农(三态,低咆吁在布效)。MFMRQ*阳说的主lj前ft-t:t:,淡泊.ll存储君自谈成仔储精亚军操作成者必专门的操作。在L储苦苦恼ff用此起-)-均RD飞WR叫目主且含辛m宇1j苦燎的旅EE均操作。对某些处理器的MEMRQ*和1:)1;它的微处理苦苦俗号一起来确!一些特定的操作。对80日8阳苦于.f目MFMRO钳制STATUSI*( DT/R )和STATUSO( SSO )一起我治龙被动状态。. 脚35IOEXP一1;0扩版(高电lf扩艇、低电平逃递)10EXP可以自任何派产生.JfJ此信号来
13、进:fr1/0扩股或选巡1/0口地址。信号为低电平时遥遥某本1/0进行操作(其它I/Oj削中必姿对10EXP进行译鹅。5 QJ1663 ,1 88 f , 脚36MEMEX-:(f.储扩底(商也F-扩且是,低咆F-逃淄)MEM日X可以防衍何源产敛。用来激行存储粮扩展成存储苦苦溅起t,j百号为低咆平时选通基本系统存储器。MEMEX可用来实现存储器发盖,如引导程序操作.按制插件可以断开主系统存储器i!ii使用替换的:(f.储稽。其它存储普普销对MEMEX进行详梢。3, 4, 2 外tli!I:饶恕时按制俄此线产生的校市J信号才能使具有处现器的STD总统为其相肢的外部设备服务。STD总线可以应用于任
14、何8位的微处现器。大部分的外部设备只能与所规定的某种微处理器一起工作。四根控制线指JE为外部设备定时,它们彼炎分别对应某种微处理器。所以只能为自己的那种外部设备服务。网ff百STD!总然不限于一种微处理撼。a , 脚37REFRESH一刷新定时(三态,低电平有效RFFRFSH信号可以自当前主控插件或者由单独的控制插件来产生。用此信号来刷新动态衍储苦苦,此命惨的特性丰OJE时可以自存储器苦苦中!l!Z处理然决JE。在不曹营刷新的系统中可以不考虑REFRESHj百号。b, 脚38MCSYNC-机器周期同步信号(三态,低电平有效)。MCSYNC.必须由当前主控插件产生。此信号在处理器的每个机器周期产
15、生一次.MCSYNC依侈的出现JE义为机器周期的开始。此f雷击苦的精确申奇傲非日JE时均处-器有关。用此信号来保持外部设备和处现器的操作同步。还可以用此有号一个周期一个周期地对总线的操作进行分析。MCSYNC.应用于3适用数锁线扩展7iJ.址时的地址饿乎乎f商号。C , 脚39STATUS1.状态按制线I(二三态,低也平有效)STATUSl.嗣当前主制捅件产线,供给外设作为辅助的定时信号。当二k控捕件提供此信号时,应将此信号府作取指令信号。6 d, 脚40STATUSO状态校制。(俗,低同盖平有效), STATUSO刷新前或投捅件产生,提供纷外部设备作为附加的定时传号。各种8位处理器的外部设备
16、定时控制线的应用见表4,辛辛4各种8位处理器的外部设备定时控制统REFRESH 生c现吉普| 刷新寻|胸1378080 8085 NSC800 ! REFRESH 8088 280 ; REFRE8H 6800 6809 6809E 6502 MCSYNC CFgUl脚机13苦8苦周期网占据SYNC A1.E-ALE. ALE J (RD+WR+JNTAK) ! EOUT (帚2) EOUT (c2 ) 2 STATUSI .:PU状1号l脚39MI SI SI DT/R Ml VMA LI巳SYNC STATUSO CPU状斋。BI胸14080 SO. 880 且/飞!VR/W R/W R/
17、W i:t, () .低电平有效不用QJ1653.1-88 R/W.t贵商阵主平有效,略低鼠平将她(j) DT/R.数据成滋时为高电平,接收时为低电平-3.4. 中断和,银锁搜制搜利用这骏线可实现下列总线控制操作女H庭主辈革F储樵斗字耳宜,多处跑方戏,在步,盟主量的f1.储,伴咆望重新1起攻12生备种各样的的中断Jj法。多个中断成总统请求的优允权,既可用III行t且可用并行仲裁方法实现。a. 脚41BUSAK总线响应信号(低电平有效)BUSAK*幽常任主控插件产生,用以表示总线可以被临时主控插件使用,常任主控插件在响应BUSRQ*时,释放总统并在日SSAK*然1:绘出1i1穿商辛苦,此i高占去
18、)j(出现在?!阀割L楼周期究成之弱。如果有多个饺制器需!llf总统请求时此信号惑和优先权傍号进行级命。b. 脚42BU5RQ*一总线请求信号(低电平有效,开路集电极/漏极)BUS且Q叫肖号由i临时主控愉件产生,俊常任主控娟、件中止总统操作,应在当前的机器周期究成之后将放总纹,放行仔储吉普3支援存取(DM)时,必须使用此俯在;J,)忆1M号盯以放输入,也可以是输邸,或者是双响,依锁于硬件支持。C. 脚43INTAK*中断响应(低电平有效)。lNTAK*由常任主控插件产生,此俗号的出现向阳谈中断的设备等挂爪率在兰州4件已fI!好准备响ll中断,草草币1爆中断时,我INTAK佛倚号期间求中断的设备
19、必须将向缀城放放3月J数据总线上去。如果有多个按制器都要求中断时,则必须用INTAK*与优先权信号组合使用。INTAK常在rliJ缝中断为袋中应用。d.脚44INTAQ*断消求(低也乎有效,开路祭睛在挂在/击着极)INTRQ是任何从捅仲向主按CPU灰白的中断申请筒号。除非白蔡先安排的稳序指令来开启中断,否则CPU对JNTRQ信号进行屏蔽i不予理睬。如果CPU接受了中断,则产生INTAK信号作为应咎。;ij外的一些动作将决f豆子微处五盟哥哥的数塑,以及中断有2己的指命及文静巾晰的硬件锁掬。e. 脚45WAITRQ一等待请求(低咆平有效,开路集电极/漏极)WAITRO由主控插件从插件产生。在此信号
20、有效期间使主控插件暂停操作。在此状ili下,主控捕件在地址线上僚阶一个省般地址。WAITRQj商在圣节骨)fjCPU周期中插入等待状志。例如常用夜低速存储糠的榨取利棋步执行巾。f. 脚46NMIRQ一一非屏蔽中断请求(低也平有效,开路集电极/漏极)NMJRQ由任仰.:t控捕件成JA插件产生,作为rliJ常任主控描件发出的缎商优先仪的中断输入商品去,官必须作为处丑盟秘中的关键f商嗲;$:使用。例如,你咆指泌商号。3.4.4 时钟和须依铺号镜时钟和复位信号线向总线提供基本的时钟J时俗号和总线复位能力。a. 脚475YS RFSET*-一系统发位(Ir电乎乎可效,:If路线电极/瀚悦)SYSRFS抗
21、T*佼何系统;It仪线路产:,i该也跻可Il叶在源上叶直被世H1i吟触及。也lJ出校7 QJ1553.188 键复位触发。所存具有百骨架初始化的电路的捕件都应译码SYSRESET,b. 脚48PBRESET一一按键复位(低电乎有效,开路集电极/漏板)PBRESF.T由任何插件产生,作为系统发位线路的输入信号。C. 掷49CLOCK-一由处理苦苦来的时钟信号CLOCK幽常任主控插件产生,是经缓冲的处理器时钟信号。用此信号liJ作为系统的问2J;f奇斗圣城作为总的时钟源。d. 脚50CNTRL*w叫去控制tlf商号CNTRL*作为专门的时钟寇时僚主去。可以由作沟辅助线路的任个捕件产敛。1:可能始生
22、1:现滞时钟情号的毅数f击,也可作为实时时钟百号,或者作为j(;现糠的外部输入时钟。3.4.5 优先权镰攒钱优先权链接线,作为取行中断成总线控制之用。两个总统引脚按规定连到优先链上.)比链姿求插件k有相应的逻辑电路,以实现串行优先权功能。如插件不主要求优先键时,必须在擒件上由PCI自PCO跳线。a. ¥l脚51PCO优先仅链输出(苦苦也平有放)每个模件的PCO作为输出擦到下一个优先权比它低的描件的PCI端作为输入。如果一个插件冒冒然优先权,则必须将向己的PCO低于接低咆子。b. 脚52PCI优先仅饭输入(肉也早有效)PCIlI接接到比自己优允权,16的损件的PCO端。如果一个铺件的PCI输入输
23、为商咆平,则比捅件可以我得优先权。4 时*规范Nl号时jl,总的信号时序供给存储楼1/0进行读写操作为保证备抬件的兼容性,此信时序在总线上趁确寇的4.1 地址罐梅恼唱昏时*扩展f窗母、地址总线前锋和i常2附商号都用来在存储然相1/0边行谈虫草操作时对放#踏进行选址,这极育专去统称为地址选择倏占去.J且倒2,扩展仿号(MEMEX、IOEXP)用于对替换在储怨成1/0浓行法批地址总线信号(Ao-A川)用来在存储器成l/O间确i:E一个数据的唯一地址。请求信号(MEMRQ飞JORQ.)。用来确i:E:.!幸存储器操作还是1/0操作。地址选择信号可以按任何次序出现,在这组信号中从最末一个信号变成有效起
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
5000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- QJ 1553.1 1988 STD 总线 技术规范
