【考研类试卷】计算机学科专业基础综合组成原理-存储器层次结构(四)及答案解析.doc
《【考研类试卷】计算机学科专业基础综合组成原理-存储器层次结构(四)及答案解析.doc》由会员分享,可在线阅读,更多相关《【考研类试卷】计算机学科专业基础综合组成原理-存储器层次结构(四)及答案解析.doc(46页珍藏版)》请在麦多课文档分享上搜索。
1、计算机学科专业基础综合组成原理-存储器层次结构(四)及答案解析(总分:95.00,做题时间:90 分钟)一、B单项选择题/B(总题数:35,分数:35.00)1.U 盘是现代计算机系统常用的一种移动存储设备,按存储介质分类,它属于_。 A.半导体存储器 B.磁表面存储器 C.磁芯存储器 D.光盘存储器(分数:1.00)A.B.C.D.2.下列与片选信号的形成有关的信号是_。 A.CPU 访存控制信号 B.CPU 访存地址信号 C.A、B D.以上都不对(分数:1.00)A.B.C.D.3.对于给定大小的高速缓存,如何确定高速缓存块的大小,对高速缓存的性能影响很大,这需要在现实的基准程序代码上进
2、行大量的模拟才能确定下来,但从定性的角度来考虑的话,下列叙述中正确的有_。 A.较大的块能利用程序的时间局部性,帮助提高命中率 B.较大的块能利用程序的空间局部性,帮助提高命中率 C.块越大,对利用程序的时间局部性和空间局部性越有利 D.块越大,对利用程序的时间局部性和空间局部性越不利(分数:1.00)A.B.C.D.4.局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。局部性通常有两种不同的形式:时间局部性和空间局部性。程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。对于下面这个函数,说法正确的是_。int sumvec(int vN)int i, sum
3、=0;for(i=0; iN;i+)sum+=vi;return sum; A.对于变量 i 和 sum,循环体具有良好的空间局部性 B.对于变量 i、sum 和 vN,循环体具有良好的空间局部性 C.对于变量 i 和 sum,循环体具有良好的时间局部性 D.对于变量 i、sum 和 vN,循环体具有良好的时间局部性(分数:1.00)A.B.C.D.5.下列关于 Cache 和虚拟存储器的说法中,错误的有_。当 Cache 失效(即不命中)时,处理器将会切换进程,以更新 Cache 中的内容当虚拟存储器失效(如缺页)时,处理器将会切换进程,以更新主存中的内容Cache 和虚拟存储器由硬件和 O
4、S 共同实现,对应用程序员均是透明的虚拟存储器的容量等于主存和辅存的容量之和 A.、 B.、 C.、 D.、(分数:1.00)A.B.C.D.6.某计算机的存储系统由 Cache主存系统构成,Cache 的存取周期为 10ns,主存的存取周期为 50ns。在CPU 执行一段程序时,Cache 完成存取的次数为 4800 次,主存完成的存取次数为 200 次,该 Cache主存系统的效率是_。注:计算机存取时,同时访问 Cache 和主存,Cache 访问命中,则主存访问失效;Cache 访问未命中,则等待主存访问 A.0.833 B.0.856 C.0.958 D.0.862(分数:1.00)
5、A.B.C.D.7.在页面尺寸为 4KB 的页式存储管理中,页表中的内容见下表,则物理地址 32773 对应的逻辑地址为_。 B页表中的内容/B虚页号 页框号0 21 52 73 81 95 11 A.32773 B.42773 C.12293 D.62773(分数:1.00)A.B.C.D.8.设某按字节编址的计算机已配有 00000H07FFFH 的 ROM 区,地址线为 20 位,若再用 16K8 位的 RAM芯片构成剩下的 RAM 区 08000HFFFFFH,则需要这样的 RAM 芯片_片。 A.61 B.62 C.63 D.64(分数:1.00)A.B.C.D.9.设存储器容量为
6、32 字,字长为 64 位。模块数 m=4,采用低位交叉方式。存储周期 T=200ns,数据总线宽度为 64 位,总线传输周期 r=50ns。该交叉存储器的带宽是_。 A.32107bit/s B.8107bit/s C.73107bit/s D.18107bit/s(分数:1.00)A.B.C.D.10.下列说法中,正确的是_。双端口存储器可以同时异步访问同一存储单元双端口存储器当两个端口的地址码相同时,必然会发生冲突高位多体交叉存储器的设计依据了程序的局部性原理高位四体交叉存储器可能在一个存储周期内连续访问 4 个模块 A.、 B.、 C.、 D.只有(分数:1.00)A.B.C.D.11
7、.已知单个存储体的存取周期为 100ns,总线传输周期为 25ns,则四体低位交叉编址的多模块存储器连续读出 N 个字需时_ns。 A.25N B.100N C. 100+25(N-1) D.无法确定(分数:1.00)A.B.C.D.12.假定用若干个 8K8 位的芯片组成一个 32K32 位的存储器,则地址 41F0H 所在芯片的最大地址是_。 A.0000H B.4FFFH C.5FFFH D.7FFFH(分数:1.00)A.B.C.D.13.下列关于 DRAM 和 SRAM 的说法中,错误的是_。SRAM 不是易失性存储器,而 DRAM 是易失性存储器DRAM 比 SRAM 集成度更高,
8、因此读写速度也更快主存只能由 DRAM 构成,而高速缓存只能由 SRAM 构成与 SRAM 相比,DRAM 由于需要刷新,因此功耗较高 A.、 B.、 C.、 D.、(分数:1.00)A.B.C.D.14.在 Cache 和主存构成的两级存储体系中,Cache 的存取时间是 100ns,主存的存取时间是 1000ns,若希望有效(平均)存取时间不超过 Cache 存取时间的 115%,则 Cache 的命中率至少应为_。注:计算机存取时,先访问 Cache,若访问未命中,再访问主存 A.90.5% B.95.5% C.98.5% D.99.5%(分数:1.00)A.B.C.D.15.下列关于
9、Cache 的论述中,正确的是_。 A.Cache 是一种介于主存和辅存之间的存储器 B.若访问 Cache 不命中,则用从主存中取到的数据块替换 Cache 中最近被访问过的数据块 C.Cache 的命中率必须很高,一般要达到 90%以上才能充分发挥其作用 D.Cache 中的信息必须与主存中的信息时刻保持一致(分数:1.00)A.B.C.D.16.在存储器芯片中,地址译码采用双译码方式是为了_。 A.扩大寻址范围 B.减少地址线所需要的根数 C.增加存储单元数目 D.减少存储单元选通线数目(分数:1.00)A.B.C.D.17.既具有 SRAM 读写的灵活性和较快的访问速度,又在断电后可不
10、丢失信息的 ROM 是_。 A.E2PROM B.FLASH C.EPROM D.PROM(分数:1.00)A.B.C.D.18.某计算机的 Cache 共有 16 块,采用 2 路组相联映射方式(即每组 2 块)。每个主存块大小为 32B,按字节编址。主存第 129 号单元所在主存块应装入到的 Cache 组号是_。(编号都从 0 开始) A.0 B.2 C.4 D.6(分数:1.00)A.B.C.D.19.某计算机主存容量为 64KB,其中 ROM 区为 4KB,其余为 RAM 区,按字节编址。现要用 2K8 位的 ROM芯片和 4K4 位的 RAM 芯片来设计该存储器,则需要上述规格的
11、ROM 芯片数和 RAM 芯片数分别是_。 A.1、15 B.2、15 C.1、30 D.2、30(分数:1.00)A.B.C.D.20.存储芯片控制线中的片选线用来决定哪个存储芯片被选中。下列说法中,正确的是_。 A.当主存储器只有一块存储芯片时,不需要片选信号 B.存储芯片的片选线数为 1 C.存储芯片的片选线数为 2 或更多 D.以上都不对(分数:1.00)A.B.C.D.21.某 1K1 位(3232 矩阵)的存储芯片内部移码驱动方式采用“重合法”时,需要_根选择线才能选择存储芯片内的任一存储单元。 A.10 B.32 C.64 D.1024(分数:1.00)A.B.C.D.22.设
12、CPU 有 16 根地址线和 8 根数据线。主存地址空间分配:6000H67FFH 为系统程序区;6800H6BFFH 为用户程序区。从下列存储芯片中,分别合理选用下述存储芯片_。1K4 位 RAM 2K8 位 RAM 8K8 位 RAM2K8 位 ROM 1K8 位 ROM 8K8 位 ROM A.2 用作系统程序区,1 用作用户程序区 B.1 用作系统程序区,2 用作用户程序区 C.1 用作系统程序区,1 用作用户程序区 D.1 用作系统程序区,1 用作用户程序区(分数:1.00)A.B.C.D.23.假定用若干个 16K8 位的存储器芯片组成一个 64K32 位的存储器,芯片内各单元连续
13、编址,则地址BFFOH 所在芯片中的最小地址为_。 A.4000H B.6000H C.8000H D.A000H(分数:1.00)A.B.C.D.24.假定主存地址位数为 32 位,按字节编址,主存和 Cache 之间采用直接映射方式,主存块大小为 1 个字,每字 32 位,写操作时采用全写(Write-Through)方式,则能存放 32K 字数据的 Cache 的总容量至少应有_。 A.1504Kbit B.1536Kbit C.1568Kbit D.1600Kbit(分数:1.00)A.B.C.D.25.假定一个分页虚拟存储系统的虚拟地址为 40 位,物理地址为 36 位,页大小为 1
14、6KB,按字节编址。若页表中有有效位、存储保护位、修改位、使用位共占 4 位,磁盘地址不在页表中,则该存储系统中每个进程的页表大小为_。 A.1MB B.16MB C.256MB D.1G(分数:1.00)A.B.C.D.26.已知 Cache A 采用直接映射方式,共 16 行,块大小为 1 个字节,缺失损失为 8 个时钟周期;Cache B也采用直接映射方式,共 4 行,块大小为 4 个字节,缺失损失为 11 个时钟周期。假设开始时 Cache 为空,按照字节寻址,那么下列访问地址序列中,Cache B 具有更低的缺失率,但 Cache B 的总缺失损失反而比Cache A 大的是_。 A
15、.1,2,3,4 B.0,2,4,8,0 C.0,1,0,1,0,1 D.0,8,0,8,0,8(分数:1.00)A.B.C.D.27.下图是某存储芯片的引脚图,这个存储芯片的类型是_,且图中的“?”为_。(注:NC 表示未用)(分数:1.00)A.B.C.D.28.下列存储器中,CPU 可随机访问的存储器有_。光盘存储器 主存储器机械硬盘 采用 DRAM 作为存储介质的固态硬盘 A. B.、 C.、 D.、(分数:1.00)A.B.C.D.29.下列关于存储器的叙述说法中,错误的有_。存储器的段式、页式管理主要是保证一个程序在内存中执行是存放在一个完整的连续的存储区中存储器层次结构设计技术的
16、基本依据是程序的局部性原理CPU 访存时间由主存储器容量决定动态 RAM 的刷新是以存储单元为单位进行的 A.、 B.、 C.、 D.全对(分数:1.00)A.B.C.D.30.设某计算机 CPU 地址总线有 24 根,数据总线有 32 根,用 512K8 位的 RAM 芯片构成该机的主存储器,则该机主存最多需要_块存储芯片。 A.64 B.128 C.256 D.512(分数:1.00)A.B.C.D.31.一个存储器系统中,常常同时包含 ROM 和 RAM 两种类型的存储器,如果用 1K8 位的 ROM 芯片和1K4 位的 RAM 芯片,组成 4K8 位的 ROM 和 1K8 位 RAM
17、的存储系统,按先 ROM 后 RAM 进行编址。采用3-8 译码器选片,译码信号输出信号为 Y0Y7,其中 Y4 选择的是_。 A.第一片 ROM B.第五片 ROM C.第一片 RAM D.第一片 RAM 和第二片 RAM(分数:1.00)A.B.C.D.32.某计算机的主存地址空间中,地址 0000H3FFFH 为 ROM 存储区域,4000H7FFFH 为保留地址区域暂时不用,其余空间为 RAM 地址区域。CPU 的地址线为 A15A0,数据线 D7D0,现采用 8K4 位的 ROM 芯片和 4K8 位的 RAM 芯片来组成该存储系统,所需要的 ROM 和 RAM 芯片数量分别为_。 A
18、.2 片和 8 片 B.4 片和 8 片 C.2 片和 4 片 D.4 片和 4 片(分数:1.00)A.B.C.D.33.某 32 位微型机地址码为 22 位,使用 256K16 位的 SRAM 芯片组成其存储系统,下列译码器中最合适的是_。 A.3-8 译码器 B.4-16 译码器 C.5-32 译码器 D.6-64 译码器(分数:1.00)A.B.C.D.34.在存储器堆栈中,保持不变的是_。 A.栈顶 B.栈指针 C.栈底 D.栈中的数据(分数:1.00)A.B.C.D.35.某一计算机采用主存Cache 存储层次结构,主存容量有 8 个块,Cache 容量有 4 个块,采取直接映射方
19、式。若主存块地址流为 0、1、2、5、4、6、4、7、1、2、4、1、3、7、2,一开始 Cache 为空,此期间Cache 的命中率为_。 A.13.3% B.20% C.26.7% D.33.3%(分数:1.00)A.B.C.D.二、B综合应用题/B(总题数:8,分数:60.00)在信号处理和科学的应用中,转置矩阵的行和列是一个很重要的问题。从局部性的角度来看,它也很有趣,因为它的引用模式既是以行为主的,也是以列为主的,例如,考虑下面的转置函数:1 typedef int array a22;23 void transposel(array dst, array src)4 5 int i
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
2000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 考研 试卷 计算机 学科专业 基础 综合 组成 原理 存储器 层次 结构 答案 解析 DOC
