第3章 体系结构与指令系统.ppt
《第3章 体系结构与指令系统.ppt》由会员分享,可在线阅读,更多相关《第3章 体系结构与指令系统.ppt(93页珍藏版)》请在麦多课文档分享上搜索。
1、第3章 体系结构与指令系统,本章将对ARM技术进行全面论述,通过本章的学习,使大家对ARM技术有个全面的了解和掌握。了解ARM体系结构、编程模式、异常、片上总线等内容;掌握ARM指令集及其寻址模式。,本章的主要内容为:,3.1 ARM体系结构的发展历史和技术特征,3.3 Thumb技术介绍,3.2 ARM体系结构不同版本的发展概述,3.4 ARM处理器工作状态,3.5 ARM处理器工作模式,3.6 ARM寄存器组成,3.7 ARM异常中断,本章的主要内容为:,3.8 ARM组织结构简介,3.9 ARM存储器接口及存储器层次,3.10 ARM协处理器,3.11 ARM片上总线AMBA,3.12
2、ARM核综述,3.13 ARM指令集与寻址模式,3.14 Xscale pxa270,2.1 ARM体系结构的发展历史和技术特征,2.1.1 ARM发展的历程 2.1.2 ARM体系结构的技术特征,2.1.1 ARM发展的历程,最近10多年来ARM技术的突出成果表现在: 使用“Thumb”的新型压缩指令格式,使得应用系统开发可降低系统成本和功耗; ARM9、ARM10、Strong-ARM和ARM11等系列处理器的开发,显著地提高了ARM的性能,使得ARM技术在面向高端数字音、视频处理等多媒体产品的应用中更加广泛; 更好的软件开发和调试环境,加快用户产品开发; 更为广泛的产业联盟使得基于ARM
3、的嵌入式应用领域更加广阔; 嵌入在复杂SoC中、基于ARM核的调试系统代表着当今片上调试技术的前沿。,ARM发展的历程,第一片ARM处理器是1983年10月到1985年4月间在位于英国剑桥的Acorn Computer公司开发 。 1990年,为广泛推广ARM技术而成立了独立的公司 。 20世纪90年代, ARM快速进入世界市场 。,ARM发展的历程,在ARM的发展历程中,从ARM7开始,ARM核被普遍认可和广泛使用 。 1995年 StrongARM 问世 。 XScale是下一代StrongARM芯片的发展基础 。 ARM10TDMI是ARM处理器核中的高端产品 。 ARM11是ARM家族
4、中性能最强的一个系列 。,ARM发展的历程,ARM技术还将不断发展。在嵌入式领域,ARM已取得了极大的成功,造就了IP核商业化、市场化的神话,迄今为止,还没有任何商业化的IP核交易和使用达到ARM的规模。据最新统计,全球有103家巨型IT公司在采用ARM技术,20家最大的半导体厂商中有19家是ARM的用户,包括德州仪器,意法半导体,Philips,Intel等。ARM系列芯片已经被广泛的应用于移动电话、手持式计算机以及各种各样的嵌入式应用领域,成为世界上销量最大的32位微处理器。,2.2 ARM体系结构的技术特征,ARM的体系结构采用了若干Berkeley RISC处理器设计中的特征Load/
5、store体系结构 固定的32位指令 3地址指令格式 也放弃了其它若干Berkeley RISC特征 所有的指令单周期执行,2.2 ARM体系结构不同版本的发展概述,2.2.1 ARM体系结构的基本版本 2.2.2 ARM体系结构的演变 2.2.3 ARM体系结构的命名规则,2.2.1 ARM体系结构的基本版本,版本1,本版本包括下列指令: 乘法指令之外的基本数据处理指令; 基于字节,字和多字的存储器访问操作指令(Load/Store); 子程序调用指令BL在内的跳转指令; 完成系统调用的软件中断指令SWI。,ARM体系结构的基本版本,版本2 ,与版本1相比版本2(2a)增加了下列指令: 乘和
6、乘加指令; 支持协处理器的指令; 对于FIQ模式,提供了额外的影子寄存器; SWP指令。,ARM体系结构的基本版本,版本3较以前的版本发生了大的变化 地址空间扩展到了32位,但除了版本3G外的其他版本是向前兼容的,也支持26位的地址空间; 分开的当前程序状态寄存器CPSR(Current Program Status Register)和备份的程序状态寄存器SPSR(Saved Program Status Register),SPSR用于在程序异常中断时保存被中断的程序状态; 增加了两种异常模式,使操作系统代码可以方便地使用数据访问中止异常、指令预取中止异常和未定义指令异常; 增加了MRS指
7、令和MSR指令用于完成对CPSR和SPSR寄存器的读写。 修改了原来的从异常中返回的指令。,ARM体系结构的基本版本,版本4。与版本3相比,版本4增加了下列指令 有符号、无符号的半字和有符号字节的load和store指令。 增加了T变种,处理器可以工作于Thumb状态,在该状态下的指令集是16位的Thumb指令集。 增加了处理器的特权模式。在该模式下,使用的是用户模式下的寄存器。,ARM体系结构的基本版本,版本5主要由两个变型版本5T、5TE组成 相比与版本4,版本5的指令集有了如下的变化: 提高了T变种中ARM/Thumb混合使用的效率。 增加前导零记数(CLZ)指令,该指令可使整数除法和中
8、断优先级排队操作更为有效; 增加了BKPT(软件断点)指令; 为协处理器设计提供了更多的可供选择的指令; 更加严格地定义了乘法指令对条件码标志位的影响。,ARM体系结构的基本版本,ARM体系版本6是2001年发布的。新架构v6在降低耗电量的同时还强化了图形处理性能。通过追加有效进行多媒体处理的SIMD功能,将语音及图像的处理功能提高到了原机型的4倍。ARM体系版本6首先在2002年春季发布的ARM11处理器中使用。除此之外,v6还支持多微处理器内核。,ARM体系结构的基本版本,ARM体系结构总结,2.2.2 ARM体系结构的演变,1)Thumb指令集(T变种) Thumb指令集是把32位的AR
9、M指令集的一个子集重新编码后而形成的一个特殊的16位的指令集 2)长乘指令(M变种) 长乘指令是一种生成64位相乘结果的乘法指令(此指令为ARM指令),M变种增加了两条长乘指令,ARM体系结构的演变,3)增强型DSP指令(E变种) E变种的ARM体系增加了一些增强处理器对典型的DSP算法处理能力的附加指令。 4)Java加速器Jazelle(J变种)ARM的Jazelle技术是Java语言和先进的32位RISC芯片完美结合的产物 。 5)ARM媒体功能扩展(SIMD变种),2.2.3 ARM体系结构的命名规则,表示ARM/Thumb体系版本的命名格式的ARM/Thumb体系版本由下面几部分组成
10、的: 基本字符串ARMv。 基本字符串后为ARM指令集版本号,目前是1-6的数字字符。 ARM指令集版本号后为表示所含变种的字符。由于在ARM体系版本4以后,M变种成为系统的标准部件,所以字符M通常也不单独列出来。 最后使用的字符x表示排除某种功能。,2.3 Thumb技术介绍,ARM的RISC体系结构的发展中已经提供了低功耗、小体积、高性能的方案。而为了解决代码长度的问题,ARM体系结构又增加了变种,开发了一种新的指令体系,这就是Thumb指令集,它是ARM技术的一大特色。 2.3.1Thumb的技术概述 2.3.2Thumb的技术实现 2.3.3Thumb技术的特点,2.3.1 Thumb
11、的技术概述,Thumb是ARM体系结构的扩展。它有从标准32位ARM指令集抽出来的36条指令格式,可以重新编成16位的操作码。这能带来很高的代码密度 ARM7TDMI是第一个支持Thumb的核,支持Thumb的核仅仅是ARM体系结构的一种发展的扩展,所以编译器既可以编译Thumb代码,又可以编译ARM代码 支持Thumb的ARM体系结构的处理器状态可以方便的切换、运行到Thumb状态,在该状态下指令集是16位的Thumb指令集 。,2.3.2 Thumb技术的特点,在性能和代码大小之间取得平衡,在需要较低的存储代码时采用Thumb指令系统,但有比纯粹的16位系统有较高的实现性能,因为实际执行的
12、是32位指令,用Thumb指令编写最小代码量的程序,却取得以ARM代码执行的最好性能,Thumb技术的特点,与ARM指令集相比Thumb指令集具有以下局限 完成相同的操作,Thumb指令通常需要更多的指令,因此在对系统运行时间要求苛刻的应用场合ARM指令集更为适合; Thumb指令集没有包含进行异常处理时需要的一些指令,因此在异常中断时,还是需要使用ARM指令,这种限制决定了Thumb指令需要和ARM指令配合使用。,2.4 ARM处理器工作状态,ARM处理器核可以工作在以下2种状态 1) ARM状态 32位,ARM状态下执行字对准的32位ARM指令; 2)Thumb状态 16位,Thumb状态
13、下执行半字对准的16位Thumb指令。在Thumb状态下,程序计数器PC使用位1选择另一个半字。,ARM处理器工作状态,在程序执行的过程中,处理器可以在两种状态下切换 。 ARM和Thumb之间状态的切换不影响处理器的模式或寄存器的内容。 ARM指令集和Thumb指令集都有相应的状态切换命令。 ARM处理器在开始执行代码时,只能处于ARM状态。,2.5 ARM处理器工作模式,CPSR(当前程序状态寄存器)的低5位用于定义当前操作模式 , 如图示:,ARM处理器工作模式,除用户模式外的其他6种模式称为特权模式 。 特权模式中除系统模式以外的5种模式又称为异常模式,即 : FIQ(Fast Int
14、errupt Request) IRQ(Interrupt ReQuest) SVC(Supervisor) 中止(Abort) 未定义(Undefined),2.6 ARM寄存器组成,2.6.1ARM寄存器组成概述 2.6.2ARM状态下的寄存器组织 2.6.3Thumb状态下的寄存器组织,2.6.1 ARM寄存器组成概述,ARM处理器总共有37个寄存器,可以分为以下两类寄存器 : 1) 31个通用寄存器 : R0R15; R13_svc、R14_svc; R13_abt、R14_abt; R13_und、R14_und; R13_irq、R14_irq; R8_frq-R14_frq。 2
15、)6个状态寄存器 CPSR;SPSR_svc、SPSR_abt、SPSR_und、SPSR_irq和SPSR_fiq 。,2.6.2ARM状态下的寄存器组织,1)ARM状态的寄存器简介: ARM状态下的寄存器组织:,ARM状态下的寄存器组织,2) ARM状态的通用寄存器 不分组寄存器(The unbanked registers) R0R7 分组寄存器(The banked registers): R8R14 程序计数器:R15(PC),ARM状态下的寄存器组织,不分组寄存器R0R7 R0R7是不分组寄存器。这意味着在所有处理器模式下,它们每一个都访问的是同一个物理寄存器。它们是真正并且在每种
16、状态下都统一的通用寄存器。 未分组寄存器没有被系统用于特别的用途,任何可采用通用寄存器的应用场合都可以使用未分组寄存器,但必须注意对同一寄存器在不同模式下使用时的数据保护 。,ARM状态下的寄存器组织,分组寄存器R8-R14 : 分组寄存器R8-R12: FIQ模式分组寄存器R8R12 。 FIQ以外的分组寄存器R8R12 。 分组寄存器R13、R14 寄存器R13通常用做堆栈指针SP 。 寄存器R14用作子程序链接寄存器(Link RegisterLR),也称为LR。,ARM状态下的寄存器组织,程序计数器R15 : 寄存器R15被用作程序计数器,也称为PC 。 R15值的改变将引起程序执行顺
17、序的变化,这有可能引起程序执行中出现一些不可预料的结果 。 ARM处理器采用多级流水线技术,因此保存在R15的程序地址并不是当前指令的地址 。 一些指令对于R15的用法有一些特殊的要求 。,ARM状态下的寄存器组织,3)ARM程序状态寄存器 所有处理器模式下都可以访问当前的程序状态寄存器CPSR。CPSR包含条件码标志、中断禁止位、当前处理器模式以及其它状态和控制信息。 在每种异常模式下都有一个对应的物理寄存器程序状态保存寄存器SPSR。当异常出现时,SPSR用于保存CPSR的状态,以便异常返回后恢复异常发生时的工作状态。,ARM状态下的寄存器组织,CPSR和SPSR的格式,2.6.3Thum
18、b状态下的寄存器组织,Thumb状态下的寄存器集是ARM状态下寄存器集的子集。程序员可以直接访问8个通用的寄存器(R0R7),程序计数器PC、堆栈指针SP、连接寄存器LR和当前状态寄存器CPSP。每一种特权模式都各有一组SP,LR和SPSR。,2.7 ARM的异常中断,在ARM体系结构中,异常中断用来处理软件中断、未定义指令陷阱(它不是真正的“意外”事件)及系统复位功能(它在逻辑上发生在程序执行前而不是在程序执行中,尽管处理器在运行中可能再次复位)和外部事件,这些“不正常”事件都被划归“异常”,因为在处理器的控制机制中,它们都使用同样的流程进行异常处理。,ARM的异常中断,ARM的异常中断响应
19、过程; 从异常中断处理程序中返回 ; 异常中断向量表; 异常中断的优先级 ;,ARM的异常中断响应过程,ARM处理器对异常中断的响应过程如下: 将CPSR的内容保存到将要执行的异常中断对应的SPSR中 。 设置当前状态寄存器CPSR中的相应位 将引起异常指令的下一条指令的地址保存到新的异常工作模式的R14 。 给程序计数器(PC)强制赋值 。,ARM的异常中断响应过程,每个异常模式对应有两个寄存器R13_、R14_分别保存相应模式下的堆栈指针、返回地址;堆栈指针可用来定义一个存储区域保存其它用户寄存器,这样异常处理程序就可以使用这些寄存器。 FIQ模式还有额外的专用寄存器R8_fiqR12_f
20、iq,使用这些寄存器可以加快快速中断的处理速度。,从异常中断处理程序中返回,从异常中断处理程序中返回时,需要执行 以下四个基本操作 : 所有修改过的用户寄存器必须从处理程序的保护堆栈中恢复(即出栈)。 将SPSR_mode寄存器内容复制到CPSR中,使得CPSR从相应的SPSR中恢复,即恢复被中断的程序工作状态。 根据异常类型将PC变回到用户指令流中相应指令处。 最后清除CPSR中的中断禁止标志位I/F。,异常中断向量表,中断向量表中指定了各异常中断与其处理程序的对应关系 。 每个异常中断对应的中断向量表的4个字节的空间中存放一个跳转指令或者一个向PC寄存器中赋值的数据访问指令 。 存储器的前
21、8个字中除了地址0x00000014之外,全部被用作异常矢量地址 。,异常中断的优先级,当几个异常中断同时发生时,在ARM中通过给各异常中断赋予一定的优先级来实现处理次序 : 复位(最高优先级); 数据异常中止; FIQ; IRQ; 预取指异常中止; SWI、,未定义指令(包括缺协处理器)。,2.8 ARM典型流水线技术简介,2.8.1三级流水线ARM的组织 2.8.2五级流水线ARM的组织,2.8.1三级流水线ARM的组织,1)ARM的3级流水线介绍 到ARM7为止的ARM处理器使用的简 单3级流水线分别为 : 取指级 ;译码级 ;执行级 ;,三级流水线ARM的组织,2)ARM 3级流水线下
- 1.请仔细阅读文档,确保文档完整性,对于不预览、不比对内容而直接下载带来的问题本站不予受理。
- 2.下载的文档,不会出现我们的网址水印。
- 3、该文档所得收入(下载+内容+预览)归上传者、原创作者;如果您是本文档原作者,请点此认领!既往收益都归您。
下载文档到电脑,查找使用更方便
2000 积分 0人已下载
下载 | 加入VIP,交流精品资源 |
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 体系结构 指令系统 PPT
