欢迎来到麦多课文档分享! | 帮助中心 海量文档,免费浏览,给你所需,享你所想!
麦多课文档分享
全部分类
  • 标准规范>
  • 教学课件>
  • 考试资料>
  • 办公文档>
  • 学术论文>
  • 行业资料>
  • 易语言源码>
  • ImageVerifierCode 换一换
    首页 麦多课文档分享 > 资源分类 > PDF文档下载
    分享到微信 分享到微博 分享到QQ空间

    ITU-T V 41 FRENCH-1988 CODE-INDEPENDENT ERROR-CONTROL SYSTEM《码独立错误控制系统》.pdf

    • 资源ID:804344       资源大小:129.74KB        全文页数:12页
    • 资源格式: PDF        下载积分:10000积分
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    二维码
    微信扫一扫登录
    下载资源需要10000积分(如需开发票,请勿充值!)
    邮箱/手机:
    温馨提示:
    如需开发票,请勿充值!快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如需开发票,请勿充值!如填写123,账号就是123,密码也是123。
    支付方式: 支付宝扫码支付    微信扫码支付   
    验证码:   换一换

    加入VIP,交流精品资源
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    ITU-T V 41 FRENCH-1988 CODE-INDEPENDENT ERROR-CONTROL SYSTEM《码独立错误控制系统》.pdf

    1、UNION INTERNATIONALE DES TLCOMMUNICATIONSUIT-T V.41SECTEUR DE LA NORMALISATIONDES TLCOMMUNICATIONSDE LUITCOMMUNICATIONS DE DONNESSUR LE RSEAU TLPHONIQUESYSTME DE PROTECTION CONTRE LESERREURS INDPENDANT DU CODE UTILISRecommandation UIT-T V.41(Extrait du Livre Bleu)NOTES1 La Recommandation V.41 de l U

    2、IT-T a t publie dans le fascicule VIII.1 du Livre Bleu. Ce fichier est un extraitdu Livre Bleu. La prsentation peut en tre lgrement diffrente, mais le contenu est identique celui du Livre Bleu et lesconditions en matire de droits dauteur restent inchanges (voir plus loin).2 Dans la prsente Recommand

    3、ation, le terme Administration dsigne indiffremment une administration detlcommunication ou une exploitation reconnue. UIT 1988, 1993Droits de reproduction rservs. Aucune partie de cette publication ne peut tre reproduite ni utilise sous quelque forme quece soit et par aucun procd, lectronique ou mc

    4、anique, y compris la photocopie et les microfilms, sans laccord crit delUIT.Fascicule VIII.1 - Rec. V.41 1Recommandation V.41Fascicule VIII.1 - Rec. V.41SYSTME DE PROTECTION CONTRE LES ERREURS INDPENDANT DU CODE UTILIS(Mar del Plata, 1968; modifie Genve, 1972)1 Considrations gnralesLa prsente Recomm

    5、andation est essentiellement conue pour les systmes de protection contre les erreurs mis enuvre au moyen dun organe intermdiaire pouvant tre fourni soit avec lquipement terminal de donnes soit aveclquipement de terminaison du circuit de donnes. Les interfaces appropries sont reprsentes sur les figur

    6、es 1/V.41et 2/V.41. Ce systme nest pas essentiellement conu pour tre utilis avec les systmes de calculatrices accs multiple.La prsente Recommandation nexclut lemploi daucun autre systme de protection contre les erreurs qui pourrait tremieux adapt des besoins particuliers.Les modems utiliss doivent d

    7、isposer de voies simultanes daller et de retour. Le systme utilise un mode detransmission synchrone sur la voie daller et un mode de transmission asynchrone sur la voie de retour. Les dispositions dela Recommandation V.5 sont applicables lorsquon utilise des modems conformes aux dispositions de la R

    8、ecommandationV.23 avec des dbits binaires de 1200 ou de 600 bit/s sur le rseau tlphonique gnral commut, lquipement deprotection contre les erreurs tant considr comme un quipement de transmission. La marge du rcepteur synchrone doittre de 45% au minimum.Le systme utilise une transmission de linformat

    9、ion par blocs de longueur fixe (240, 480, 960 ou 3840 bits1); dece fait, il est particulirement appropri la transmission de messages de longueur moyenne ou grande. Cependant, pouramliorer lefficacit de transmission de messages plus courts, il comporte une procdure de dmarrage rapide.La protection co

    10、ntre les erreurs est assure par rptition automatique dun bloc sur demande du rcepteur dedonnes (ARQ). Si le rcepteur comporte une mmoire, les erreurs dceles peuvent tre limines avant la sortie dusystme (texte propre). Lmetteur doit avoir une mmoire dune capacit minimale de deux blocs de donnes.Le tr

    11、ain de bits sur la voie daller est divis en blocs qui se composent chacun de quatre bits de service, de bitsdinformation et de 16 bits pour dtection des erreurs (ou bits de contrle) dans lordre indiqu, les bits de contrle tantengendrs dans un codeur cyclique. Ainsi, chaque bloc transmis sur la ligne

    12、 contient 260, 500, 980 ou 3860 bits1).Le systme de protection contre les erreurs dtecte:a) tous les blocs contenant un nombre impair derreurs;b) tout paquet derreurs dune longueur ne dpassant pas 16 bits et un fort pourcentage dautres formes dedistribution derreurs.En admettant que les erreurs soie

    13、nt distribues comme il est indiqu dans la rfrence 1, une simulation parcalculatrice montre que le facteur damlioration du taux derreur est de lordre de 5 x 104pour une longueur de blocde 260 bits.Lemploi de ce systme blocs de longueur fixe est limit aux lignes sur lesquelles le temps de propagation

    14、enboucle ne dpasse pas les valeurs indiques au tableau 1/V.41. Ces valeurs permettent un dlai total de 40 ms dans lemodem et de 50 ms pour la dtection du signal RQ._1)Cette longueur de bloc convient pour les circuits par satellite gostationnaire.2 Fascicule VIII.1 - Rec. V.412 Processus de codage et

    15、 de vrificationConsidrs comme un tout, les bits de service et les bits dinformation correspondant numriquement auxcoefficients dun polynme de message ayant des termes allant de xn1(n = nombre total de bits dans un bloc ou unesquence) x16, dans lordre dcroissant. On soumet ce polynme une division, mo

    16、dulo 2, par le polynme gnrateurx16+ x12+ x5+ 1. Les bits de contrle correspondent numriquement aux coefficients des termes allant de x15 x0dupolynme trouv comme reste cette division. Le bloc complet, compos des bits de service et des bits dinformationsuivis des bits de contrle, correspond numriqueme

    17、nt aux coefficients dun polynme parfaitement divisible par lepolynme gnrateur selon le procd modulo 2.A lmetteur, les bits de service et les bits dinformation sont soumis un processus de codage qui quivaut unedivision par le polynme gnrateur. Le reste obtenu est transmis sur la ligne immdiatement ap

    18、rs les bits dinformation,dans lordre dcroissant des termes.A son arrive dans le rcepteur, chaque bloc est soumis un processus de dcodage qui quivaut une divisionpar le polynme gnrateur; cette division, en labsence derreur, ne comporte pas de reste. La prsence dun resteimplique celle derreurs.Ces pro

    19、cessus peuvent tre facilement appliqus par un registre dcalage cyclique 16 tages avec portes deretour appropries (voir les figures I-1/V.41 et I-2/V.41). Avant que commence le traitement dun bloc, le registre est mis zro dans tous ses lments. On reconnat quun bloc a t reu sans erreur dans le rcepteu

    20、r lorsque le registre dedcodage se retrouve partout zro aprs traitement du bloc.Emploi dembrouilleurs Si lon utilise des embrouilleurs autosynchronisateurs (cest-dire des embrouilleursqui divisent le polynme transmis par le polynme de lembrouilleur lmission et qui multiplient le polynme reu parle po

    21、lynme de lembrouilleur la rception), il faut, pour que le systme de dtection des erreurs fonctionne bien, que lepolynme de lembrouilleur et le polynme gnrateur de la Recommandation V.41 naient pas de facteur commun. Sicette condition ne peut tre assure, lembrouillage doit prcder le codage pour dtect

    22、ion des erreurs et ledsembrouillage doit suivre le dcodage pour dtection des erreurs. Si lon utilise des embrouilleurs de type additif (cest-dire des embrouilleurs qui ne sont pas autosynchronisateurs), il nest pas ncessaire dobserver cette prcaution.3 Bits de service3.1 Numrotation des blocsLes qua

    23、tre bits de service, qui se trouvent au dbut de chaque bloc transmis en ligne, indiquent lordre desuccession des blocs et acheminent une information de commande indpendante de linformation contenue dans lemessage. Lune de ces informations de commande permet de contrler lordre de succession des blocs

    24、 dinformation aucours des rptitions garantissant ainsi quaucune information nest perdue, ajoute ou transporte. Trois indicateurs delordre de succession des blocs A, B et C sont utiliss priodiquement dans lordre dnonciation ci-dessus.Une fois quun indicateur de position dans la squence de blocs a t a

    25、ffect un bloc dinformation, il luidemeure li jusquau moment o ce bloc est correctement reu. Lexamen de cet indicateur est un lment supplmentairedu processus de contrle.Fascicule VIII.1 - Rec. V.41 33.2 Attribution des bits de serviceLattribution des 16 combinaisons possibles des quatre bits de servi

    26、ce est indique aux tableaux 2/V.41 et 3/V.41.Le tableau 2/V.41 numre les combinaisons essentielles, donc obligatoires, et le tableau 3/V.41 les combinaisonsfacultatives.TABLEAU 2/V.41Combinaisons essentiellesGroupe Combinaison Fonctionabcd0011100111000101Indication quil sagit dun bloc AIndication qu

    27、il sagit dun bloc BIndication quil sagit dun bloc CPrfixe dune squence de synchronisationRemarque Le chiffre de gauche est celui qui se prsente le premier.3.3 Fonctions de commandeLa synchronisation est la seule fonction de commande essentielle assure par les bits de service.Le bloc facultatif dchap

    28、pement de la voie de donnes (commande gnrale) contient des donnes, sur lesparticularits desquelles les utilisateurs peuvent se mettre daccord.Les fonctions facultatives supplmentaires sont les indications de dbut de message 1 (pour les codes cinqmoments), dbut de message 2 (pour les codes six moment

    29、s), dbut de message 3 (pour les codes sept moments),dbut de message 4 (pour les codes huit moments), fin de message et fin de transmission.Quatre combinaisons supplmentaires de bits de service peuvent tre attribues par accords bilatraux.La partie “information“ des blocs qui ne contiennent pas de don

    30、nes (rtention, fin de transmission et fin demessage) na pas de signification particulire, mais ces blocs doivent cependant tre contrls dans le rcepteur.4 Fascicule VIII.1 - Rec. V.41Lorsque les combinaisons facultatives des groupes g k ne sont pas utilises, le premier bloc de donnes qui suitle passa

    31、ge de ltat OUVERT ltat FERM du circuit Prt mettre est automatiquement muni du prfixecorrespondant lindicateur dordre de succession dun bloc A (groupe a). Les blocs de donnes BCABC, etc., sontensuite transmis successivement dans cet ordre moins quun (ou plusieurs) bloc(s) dautres types ne soit (soien

    32、t)insr(s).Lorsque les combinaisons facultatives des groupes g k sont utilises, le premier bloc de donnes est muni, enguise de prfixe, de lun des indicateurs de dbut de message 1, 2, 3 ou 4 (groupes g k) selon le nombre de bits qui serautilis par caractre au cours de la transmission. Les blocs de don

    33、nes ABCAB, etc., sont ensuite transmis. Si uneinterruption sur une liaison du type lou intervient en cours de transmission ou si un oprateur interrompt la transmissionpour passer au mode “conversation“, la transmission reprendra sur lindicateur dordre de succession qui suit celui dudernier bloc acce

    34、pt avant linterruption. Il nest pas ncessaire dutiliser un indicateur de dbut de message la suite dunetelle interruption.Dans le cas de communication avec commutation, il peut tre ncessaire de prendre des mesures spciales pourassurer quun message interrompu nest pas suivi dun message nouveau sans in

    35、dications appropries.4 Mthode de correctionSur la voie de retour (ou voie de supervision), un tat 1 binaire indique quil est ncessaire de rpter linformation(RQ). Inversement, un tat 0 binaire indique que linformation transmise est accepte. Les dispositions qui rgissent latransmission et la rception

    36、de ces tats sont donnes ci-dessous ainsi que dans les 5 et 6.4.1 Squence des oprations lmetteur de donnesLe prsent paragraphe traite seulement du fonctionnement normal. Les conditions de dmarrage et dertablissement de la synchronisation sont tudies dans les 5 et 6.Les donnes sont transmises bloc par

    37、 bloc, mais le contenu de chaque bloc transmis, accompagn de ses bits deservice, est retenu en mmoire dans lmetteur jusqu ce que sa rception correcte ait t confirme. La mmoire doitavoir une capacit dau moins deux blocs.Au cours de la transmission dun bloc, la condition de la voie de retour (circuit

    38、119) est surveille pendant les 45 50 ms qui prcdent immdiatement lmission du dernier bit de contrle. Si une demande RQ est reue pendant cettepriode, linversion de ce dernier bit de contrle invalide le bloc. Lmetteur recommence alors la transmission partir dudbut du bloc prcdent, en utilisant sa mmoi

    39、re. Au cours de la transmission du bloc qui suit la dtection du signal RQ, ilnest pas tenu compte de ltat de la voie de retour.4.2 Procdure suivie au rcepteur de donnesEn fonctionnement normal, un tat 0 binaire est maintenu sur la voie de retour tant que les blocs parviennent avecleurs bits de contr

    40、le corrects et avec des combinaisons de bits de service admissibles. Les donnes que contiennent cesblocs sont transfres la sortie du rcepteur. Si une sortie propre est exige, on doit prvoir une mmoire dune capacitminimale dun bloc, puisquun bloc ne peut tre vrifi quaprs avoir t reu en totalit.Quand,

    41、 la rception, un bloc ne rpond pas aux conditions de protection contre les erreurs, un 1 binaire est missur la voie de retour et la combinaison de bits de service attendue est consigne dans le rcepteur.Gnralement, le premier bloc de donnes reu, dans le cycle de rptition avec des bits de contrle corr

    42、ects,contiendra galement une combinaison de bits de service admissible et les donnes quil contient seront traites.Cependant, il se peut que le premier bloc dont le contrle est correct contienne une combinaison de bits de serviceanormale par suite dune erreur de transmission sur la voie de retour (pr

    43、ovoquant la mutilation ou limitation dun signal 0binaire). Dans les deux cas, les donnes du premier bloc sont cartes. Si le contrle de ce bloc est correct, mais silcontient une combinaison de bits de service indiquant quil sagit du bloc prcdant le bloc attendu, il y a lieu detransmettre un 0 binaire

    44、 sur la voie de retour.Aprs vrification que le bloc suivant est correct et contient une combinaison de bits de service admissible, sesdonnes peuvent tre traites et on peut reprendre lexploitation normale. Si la combinaison des bits de service indiquequun bloc est incorrect, il y a lieu de transmettr

    45、e un 1 binaire; de plus, si la combinaison des bits de service correspond aubloc qui suit le bloc attendu, cest quun 0 binaire a t imit pendant la totalit de la priode de 45 ms spcifie au 4.1 etlon doit donner une alarme car il nest pas possible de se tirer automatiquement de cette situation (daille

    46、urs peufrquente).Fascicule VIII.1 - Rec. V.41 55 Mthodes appliquer pour le dmarrage5.1 Mthodes appliquer lmetteur de donnes et squence de synchronisationDans lintervalle entre les indications Demande pour mettre et Prt mettre, le modem met des conditions deligne au repos (1 binaire). Quand le modem

    47、est prt mettre, les premiers signaux de donnes transmis sont le prfixe desquence de synchronisation (0101), suivi du remplissage de synchronisation, suivi du schma de synchronisation. Leremplissage peut avoir une longueur quelconque, mais il doit comporter 28 transitions au minimum et il ne comprend pasle schma de synchronisation. La squence de synchronisation est 0101000010100101 en commenant par le chiffre degauche (voir une formation possible lappendice I). Les 28 transitions sont fournies aux fins de la synchronisat


    注意事项

    本文(ITU-T V 41 FRENCH-1988 CODE-INDEPENDENT ERROR-CONTROL SYSTEM《码独立错误控制系统》.pdf)为本站会员(diecharacter305)主动上传,麦多课文档分享仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知麦多课文档分享(点击联系客服),我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
    备案/许可证编号:苏ICP备17064731号-1 

    收起
    展开