1、微型计算机原理与接口技术自考题模拟 41及答案解析(总分:99.99,做题时间:90 分钟)一、第部分 选择题(总题数:20,分数:20.00)1.运算器的核心部件是_(分数:1.00)A.累加器B.算术逻辑部件C.数据总线D.标志寄存器2.下列 8086 CPU标志寄存器 FR的标志位中,不属于状态标志位的是_(分数:1.00)A.OFB.IFC.AFD.PF3.在 8086/8088系统中,内存中采用分段结构,段与段之间是_(分数:1.00)A.分开的B.连续的C.重叠的D.都可以4.8086处理器的标志寄存器中定义了 9位,其中 3位是控制位,6 位是状态位。下述 4位标志位中不属于控制
2、位的是_(分数:1.00)A.TFB.DFC.OFD.IF5.指令 INC BX,其条用的寻址方式是_(分数:1.00)A.寄存器寻址B.立即寻址C.寄存器间接寻址D.变址寻址6.下列存储器哪一种存取速度最快_(分数:1.00)A.SRAMB.磁盘C.DRAMD.EPROM7.存储器是计算机系统中的记忆部件,它的主要作用是_(分数:1.00)A.只存放程序B.只存放数据C.存放数据和程序D.只存放指令代码8.当 8086/8088访问 100H端口时,必须采用_寻址方式。(分数:1.00)A.直接B.寄存器问接C.立即D.变址9.在 8086/8088指令的寻址方式中,不能用于寄存器间接寻址的
3、是_(分数:1.00)A.BXB.BPC.CXD.DX10.在 8086 CPU的下列 4种中断中,需要由硬件提供中断类型码的是_(分数:1.00)A.INT RB.INTOC.INT nD.NMI11.在进入 DMA传送之前,DMA 控制器是被当作 CPU总线上的一个_(分数:1.00)A.主处理器B.I/O设备C.I/O接口D.主控制器12.外设接口同外设之间交换的信息包括数据信息、状态信息和控制信息,其中数据信息和控制信息是_来传递的。(分数:1.00)A.分别通过 CPU的数据总线和控制总线B.通过 CPU的数据总线C.通过 CPU的控制总线D.通过 CPU的地址总线13.若采用 82
4、55A的 PA口输出控制一个七段 LED显示器,8255A 的 PA口应工作于_方式。(分数:1.00)A.方式 0B.方式 1C.方式 2D.前面 3种中的任一方式14.在异步通信接口中,为了使传送过程更可靠,一般设置有三种出错标志,它们是_(分数:1.00)A.循环冗余校验出错标志、奇偶校验出错标志和溢出错标志B.循环冗余校验出错标志、奇偶校验出错标志和帧出错标志C.奇偶出错标志、溢出错标志和帧出错标志D.循环冗余校验出错标志、溢出错标志和帧出错标志15.在 DMA传送方式中,_的传输效率最高。(分数:1.00)A.单字节传送方式B.成组传送方式C.请求传送方式D.级联方式16.8251工
5、作于串行异步接收时,当检测到_引脚为低电平时,可能是起始位。 AR x D BT x D C D (分数:1.00)A.B.C.D.17.可编程通信接口芯片 8251A_(分数:1.00)A.可用作并行接口B.仅可用作异步串行接口C.仅可用作同步串行接口D.可用作同步、异步串行接口18.执行 PUSH指令以后,栈指针的变化为_(分数:1.00)A.SP加一B.SP加二C.SP减一D.SP减二19.8086 CPU响应某一外部可屏蔽中断请求后,该中断源的中断类型码送入 CPU是通过 CPU的_(分数:1.00)A.地址总线B.数据总线C.控制总线D.状态总线20.在对双极性模拟信号进行编码时,常
6、用的一种编码其符号位为“1”表示正值,符号位为“0”表示负值,这种编码称为_(分数:1.00)A.原码B.反码C.补码D.移码二、第部分 非选择题(总题数:5,分数:10.00)21.8086 CPU响应可屏蔽中断请求 INTR的条件是_(分数:2.00)A.外设有中断请求,中断接口中的中断请求触发器置 1B.中断接口中的中断允许触发器置 1C.8086 CPU开中(IF=1)D.CPU完成当前指令周期E.CPU完成当前的总线周期22.可编程定时器/计数器 8253,采用软件触发启动的工作方式是_(分数:2.00)A.方式 0B.方式 1C.方式 2D.方式 3E.方式 523.在 8086
7、CPU的控制信号线中,属于输入信号线的是_(分数:2.00)A.RDB.INTRC.READYD.NMIE.BHE/S724.8086 CPU进行存储器写操作时,在总线周期的 T 1 周期(状态)下,总线信号中_ A B CALE=H D E (分数:2.00)A.B.C.D.E.25.串行异步通信的字符格式由_组成。(分数:2.00)A.起始位B.SYN字符C.数据位D.校验位E.停止位三、名词解释(总题数:5,分数:10.00)26.微型计算机系统 (分数:2.00)_27.芯片组 (分数:2.00)_28.中断 (分数:2.00)_29.DMA (分数:2.00)_30.总路线接口部件(
8、BIU) (分数:2.00)_四、简答题(总题数:5,分数:20.00)31.简述 Pentium MMX的特点。 (分数:4.00)_32.存储器系统片控制方法中的全译码法和部分译码法有什么不同? (分数:4.00)_33.存储器系统片选控制方法中的全译码法和部分译码法有什么不同? (分数:4.00)_34.什么是 SCSI接口?它与 EIDE接口有何区别? (分数:4.00)_35.什么是 8086 CPU的总线周期,它至少需要由几个 T状态(时钟周期)组成?在什么情况下需要在总线周期中插入等待周期 T W ,T W 应插入在哪里? (分数:4.00)_五、简单分析设计题(总题数:3,分数
9、:20.00)36.8086 CPU执行 MOV2003H,AX 指令的取指到执行指令最少需要多少时间?设时钟频率为 5MHz,该指令的机器码为 4个字节,存放在 1000H:2000H开始的代码段中。 (分数:6.00)_37.8251A进行初始化,要求:工作于异步方式、采用奇校验、指定二位终止位、7 位 ASCII字符、波特率因子为 16,出错指示处于复位状态、允许发送、允许接收、数据终端就绪、不送出空白字符、内部不复位。 (分数:7.00)_下图为一个采用查询传送的输入接口,请回答如下问题: (分数:6.99)(1).输入设备在向接口传送 8位数据 D 0 D 7 的同时,还要传送 (分
10、数:2.33)_(2).D触发器的作用是什么?(分数:2.33)_(3).CPU什么时候可读取输入设备送来的数据,写出所用指令,该指令除读取数据外,还有什么作用?(分数:2.33)_六、综合分析设计题(总题数:2,分数:20.00)38.下图为一微机系统的结构框图,#1、#2、#3 是 CPU总线,其中#3 为控制总线,h 为 信号。试分析该结构框图,说明#1、#2 各为何种总线,ag 各为何种信号,U 1 U 9 为何种器件? (分数:10.00)_39.有一微机系统的 I/O接口系统如下图所示。要求在定时中断服务程序中完成 A/D转换及数据采集,请编写该中断服务程序,其中: (分数:10.
11、00)_微型计算机原理与接口技术自考题模拟 41答案解析(总分:99.99,做题时间:90 分钟)一、第部分 选择题(总题数:20,分数:20.00)1.运算器的核心部件是_(分数:1.00)A.累加器B.算术逻辑部件 C.数据总线D.标志寄存器解析:2.下列 8086 CPU标志寄存器 FR的标志位中,不属于状态标志位的是_(分数:1.00)A.OFB.IF C.AFD.PF解析:考点 本题考查的知识点为 8086 CPU标志寄存器 FR。 在 16位的标志寄存器 FR中已定义的有 9位,其中 6位是状态位 CF、PF、AF、ZF、SF、OF,3 位是控制位DF、IF、TF。3.在 8086
12、/8088系统中,内存中采用分段结构,段与段之间是_(分数:1.00)A.分开的B.连续的C.重叠的D.都可以 解析:考点 本题考查的知识点为存储器分段。 几个段可以相互重叠,也可指向同一个 64K字节空间。4.8086处理器的标志寄存器中定义了 9位,其中 3位是控制位,6 位是状态位。下述 4位标志位中不属于控制位的是_(分数:1.00)A.TFB.DFC.OF D.IF解析:5.指令 INC BX,其条用的寻址方式是_(分数:1.00)A.寄存器寻址 B.立即寻址C.寄存器间接寻址D.变址寻址解析:6.下列存储器哪一种存取速度最快_(分数:1.00)A.SRAM B.磁盘C.DRAMD.
13、EPROM解析:考点 本题考查的知识点为 SRAM的特点。 SRAM的功耗较大,容量较小,存取速度较快;DRAM 的存取速度较慢,容量较大。7.存储器是计算机系统中的记忆部件,它的主要作用是_(分数:1.00)A.只存放程序B.只存放数据C.存放数据和程序 D.只存放指令代码解析:考点 本题考查的知识点为存储器的作用。 存储器是计算机系统中必不可少的组成部分,用来存放计算机系统工作时所用的信息程序和数据。8.当 8086/8088访问 100H端口时,必须采用_寻址方式。(分数:1.00)A.直接B.寄存器问接 C.立即D.变址解析:考点 本题考查的知识点为输入指令 IN。 当端口地址为 8位
14、时,指令中的 PORT可以是 8位立即数表示的直接地址,也可以是已定义的数值为 8位二进制数的符号常量。当端口地址大于 8位时,指令中的 PORT必须是以 DX表示的寄存器,DX 的内容为大于 8位的端口地址。9.在 8086/8088指令的寻址方式中,不能用于寄存器间接寻址的是_(分数:1.00)A.BXB.BPC.CX D.DX解析:考点 本题考查的知识点为寄存器间接寻址。 BX、DX、BP、SI、DI 均可用于寄存器间接寻址。10.在 8086 CPU的下列 4种中断中,需要由硬件提供中断类型码的是_(分数:1.00)A.INT R B.INTOC.INT nD.NMI解析:考点 本题主
15、要考查的知识点为可屏蔽中断 INTR。 可屏蔽中断请求 INTR通常有 Intel 8259 A PCI驱动,该控制器又同需要中断服务的设备相连,可由软件命令来控制 8259 A的工作。11.在进入 DMA传送之前,DMA 控制器是被当作 CPU总线上的一个_(分数:1.00)A.主处理器B.I/O设备C.I/O接口 D.主控制器解析:12.外设接口同外设之间交换的信息包括数据信息、状态信息和控制信息,其中数据信息和控制信息是_来传递的。(分数:1.00)A.分别通过 CPU的数据总线和控制总线B.通过 CPU的数据总线 C.通过 CPU的控制总线D.通过 CPU的地址总线解析:考点 本题考查
16、的知识点为 I/O接口与 I/O端口。 数据信息、状态信息和控制信息通常都以数据形式通过 CPU(或系统总线)的数据总线同 CPU进行传送。13.若采用 8255A的 PA口输出控制一个七段 LED显示器,8255A 的 PA口应工作于_方式。(分数:1.00)A.方式 0 B.方式 1C.方式 2D.前面 3种中的任一方式解析:考点 本题考查的知识点为 8255A的应用。 8255A的 PA口用作输出数据口,未使用状态口和中断逻辑,是一个工作方式 0采用无奈件传送的输出接口。14.在异步通信接口中,为了使传送过程更可靠,一般设置有三种出错标志,它们是_(分数:1.00)A.循环冗余校验出错标
17、志、奇偶校验出错标志和溢出错标志B.循环冗余校验出错标志、奇偶校验出错标志和帧出错标志C.奇偶出错标志、溢出错标志和帧出错标志 D.循环冗余校验出错标志、溢出错标志和帧出错标志解析:15.在 DMA传送方式中,_的传输效率最高。(分数:1.00)A.单字节传送方式B.成组传送方式 C.请求传送方式D.级联方式解析:16.8251工作于串行异步接收时,当检测到_引脚为低电平时,可能是起始位。 AR x D BT x D C D (分数:1.00)A. B.C.D.解析:考点 本题考查的知识点为 8251A的引脚功能。 RxD:接收数据。用来接收外设送来的串行数据,按规定检查有关字符和有关位后,经
18、串并转换送入数据总线缓冲器,RxD 在时钟 17.可编程通信接口芯片 8251A_(分数:1.00)A.可用作并行接口B.仅可用作异步串行接口C.仅可用作同步串行接口D.可用作同步、异步串行接口 解析:考点 本题考查的知识点为 8251A的概述。 Intel 8251A USART是通用同步/异步接收发送器,是专为 Intel微处理设计的,可用作 CPU和串行外设的接口电路。18.执行 PUSH指令以后,栈指针的变化为_(分数:1.00)A.SP加一B.SP加二C.SP减一D.SP减二 解析:考点 本题考查的知识点为 PUSH指令 PUSH src;(W),SPSP2 (SP+1)_(SP)s
19、rc 其中(SP+1)_(SP)表示堆栈段内偏移地址为 SP+1和 SP的两个内存单元的内容,前者为高字节,后者为低字节,组成一个字数据。本指令中(SP+1)_(SP)是目的操作数,是隐含的。19.8086 CPU响应某一外部可屏蔽中断请求后,该中断源的中断类型码送入 CPU是通过 CPU的_(分数:1.00)A.地址总线B.数据总线 C.控制总线D.状态总线解析:考点 本题主要考查的知识点为可屏蔽中断请求。 可屏蔽中断请求线 INTR通常有 Intel 8259A PCI驱动,该控制器又同需要中断服务的设备相连,可由软件命令来控制 8259A的工作。当 CPU响应中断请求后,8259A 必须
20、把请求服务的那个设备的中断类型码(0255)送上数据总线,该中断类型码是 8259A的初始化过程中由 8086/8088写入的。CPU 读入该中断类型码后,据此调用相应的中断服务程序。20.在对双极性模拟信号进行编码时,常用的一种编码其符号位为“1”表示正值,符号位为“0”表示负值,这种编码称为_(分数:1.00)A.原码B.反码C.补码D.移码 解析:二、第部分 非选择题(总题数:5,分数:10.00)21.8086 CPU响应可屏蔽中断请求 INTR的条件是_(分数:2.00)A.外设有中断请求,中断接口中的中断请求触发器置 1 B.中断接口中的中断允许触发器置 1 C.8086 CPU开
21、中(IF=1) D.CPU完成当前指令周期 E.CPU完成当前的总线周期解析:22.可编程定时器/计数器 8253,采用软件触发启动的工作方式是_(分数:2.00)A.方式 0 B.方式 1C.方式 2 D.方式 3 E.方式 5解析:23.在 8086 CPU的控制信号线中,属于输入信号线的是_(分数:2.00)A.RDB.INTR C.READY D.NMI E.BHE/S7解析:考点 本题考查的知识点为控制总线。 INTR、NMI、READY、TEST 均为输入信号,QS 1 、QS 2 、INTA、LOCK、BHE/S 7 、RD、WR 等均为输出信号。24.8086 CPU进行存储器
22、写操作时,在总线周期的 T 1 周期(状态)下,总线信号中_ A B CALE=H D E (分数:2.00)A. B.C. D.E. 解析:25.串行异步通信的字符格式由_组成。(分数:2.00)A.起始位 B.SYN字符 C.数据位 D.校验位E.停止位解析:三、名词解释(总题数:5,分数:10.00)26.微型计算机系统 (分数:2.00)_正确答案:()解析:是指有微型计算机配以相应的外围设备(如鼠标、键盘、打印机、显示器、磁盘机和磁带机等)和其他专用电器、电源、面板、机架以及足够的软件而构成的系统。27.芯片组 (分数:2.00)_正确答案:()解析:采用 VLSI技术,把主板上众多
23、的接口芯片和支持芯片按不同功能分别集成到一片芯片之中。这种用少量几片 VLSI芯片的组合称为“控制芯片组”简称“芯片组”。28.中断 (分数:2.00)_正确答案:()解析:中断是指 CPU在正常执行程序时,由于内部/外部时间或程序的预先安排引起 CPU暂时终止执行现行程序,转而去执行请求 CPU为其服务的服务程序,待该服务程序执行完毕,又能自动返回到被中断的程序继续执行的过程。29.DMA (分数:2.00)_正确答案:()解析:是一种不需要 CPU干预也不需要软件介入的高速数据传送方式。30.总路线接口部件(BIU) (分数:2.00)_正确答案:()解析:总线接口部件由段寄存器、指令指针
24、、地址形成逻辑、总线控制逻辑和指令队列等组成。四、简答题(总题数:5,分数:20.00)31.简述 Pentium MMX的特点。 (分数:4.00)_正确答案:()解析:Pentium MMX 处理器是具有多媒体扩展功能的奔腾芯片,MMX 即多媒体扩展,是为提高 PC机处理多媒体和通信能力而推出的新技术。Pentium MMX 的主要特点是: (1)引入了 4种新的数据类型和 8个 64位寄存器,使一条指令就能并行执行 8个 8位数据,4 个 16位数据或 2个 32位数据的运算。 (2)采用饱和运算,把溢出值作为定值处理,结果大于最大值时当作最大值,结果小于最小值时当作最小值,无需进行溢出
25、处理。 (3)具有积和运算能力,MMX 处理器的 PMADDWD指令(紧缩字相乘并加结果)即“积和运算”,可大大提高向量运算和矩阵运算的速度,在音频和视频图像的压缩和解压缩中经常用到。32.存储器系统片控制方法中的全译码法和部分译码法有什么不同? (分数:4.00)_正确答案:()解析:8251A 中 和 是 8251A同 MODEM相连的控制信号。 和 是 8251A送给MODEM的控制信号, 和 是 MODEM送给 8251A的状态信号。 (1) :请求发送,通知 MODEM,CPU 请求发送数据。 (2) :数据终端准备好,通知 MODEM,CPU 准备就绪。 (3) :清除发送,即允许
26、发送,通知 8251A和 CPU,MODEM 已做好准备,允许 CPU发送数据。 (4) 33.存储器系统片选控制方法中的全译码法和部分译码法有什么不同? (分数:4.00)_正确答案:()解析:(1)全译码法:CPU 的全部地址总线都参与地址译码,存储器芯片中的任意单元都有唯一的确定的地址。 (2)部分译码法:CPU 地址总线中的部分地址参与地直译码,存储器芯片中任意单元都有多个地址可供选中。34.什么是 SCSI接口?它与 EIDE接口有何区别? (分数:4.00)_正确答案:()解析:SCSI 即小型计算机系统接口,是一种智能型接口,可连接硬盘机、CD-ROM 光驱、可擦:写光驱、磁带机
27、、扫描仪以及一些通信设备等,一般用于高端应用领域。SCSI 接口的特点是数据传输速度快、可驱动的外部设备数目多、可靠性高、定义广泛、互换性好。 (2)同 EIDE接口相比较,SCSI 接口在速度和驱动设备能力上的优势是明显的。同时,它能支持多种计算机系统,包括 PC机、SPARC 工作站和大型主机等多种平台,在服务器领域、超级计算机系统以及网络系统中得到广泛应用。由于价格昂贵,通常在 PC机领域首选接口是 EIDE。35.什么是 8086 CPU的总线周期,它至少需要由几个 T状态(时钟周期)组成?在什么情况下需要在总线周期中插入等待周期 T W ,T W 应插入在哪里? (分数:4.00)_
28、正确答案:()解析:(1)总线周期是指 8086 CPU通过总线与外部(内存或 I/O端口)交换一次信息(数据)所需要的时间。8386 CPU的总线周期至少需要 4个 T状态组成。 (2)当一些慢速设备无法在 3个 T状态内完成数据读写时,向 CPU发出 READY信号无效,8386 CPU 在 T 3 与 T 1 之间插入等待周期 T W 。五、简单分析设计题(总题数:3,分数:20.00)36.8086 CPU执行 MOV2003H,AX 指令的取指到执行指令最少需要多少时间?设时钟频率为 5MHz,该指令的机器码为 4个字节,存放在 1000H:2000H开始的代码段中。 (分数:6.0
29、0)_正确答案:()解析:该条指令的机器码为 4个字节存放在 1000H:2001H开始的 4个单元中,则取指令需 2个总线周期,第一次取出 1000H:2000H与 1000H:2001H 2个单元中的 16位代码;第二次取出 1000H:2002H与1000H:2003H两个单元中的 16位代码;接着为执行指令,将 Ax中 16位数传送到 DS:2001H与 DS:2002H两个存储单元中,因是奇地址字,需 2个总线周期才能完成。这样,从取指到执行共需 4个总线周期。在无等待周期的情况下,从取指到执行共需:441/5M=3.2s(一个总线周期在无等待周期的情况下由 4个时钟周期 T组成)。
30、37.8251A进行初始化,要求:工作于异步方式、采用奇校验、指定二位终止位、7 位 ASCII字符、波特率因子为 16,出错指示处于复位状态、允许发送、允许接收、数据终端就绪、不送出空白字符、内部不复位。 (分数:7.00)_正确答案:()解析:(1)确定“方式指令字”为: 因是异步方式、波特率因子为 16,则 D 1 D 0 =10。 字符为 7位 ASCII字符,长度 7位,则 D 3 D 2 =10。 采用奇校验,则 D 5 D 4 =01。 采用 2位终止位,则 D 7 D 6 =11。 方式指令字为 11011010B=DAH。 (2)确定“命令指令字”,按题意应为:0001011
31、1B=17H (3)初始化程序段为(设 8251A的端口地址为 80H,81H): MOV AL,0DAH OUT 81H,AL MOV AL,17H OUT 81H,AL下图为一个采用查询传送的输入接口,请回答如下问题: (分数:6.99)(1).输入设备在向接口传送 8位数据 D 0 D 7 的同时,还要传送 (分数:2.33)_正确答案:()解析:两个作用:一是把输入数据打入锁存器;二是送 D触发器使输出产生高电平。(2).D触发器的作用是什么?(分数:2.33)_正确答案:()解析:在(3).CPU什么时候可读取输入设备送来的数据,写出所用指令,该指令除读取数据外,还有什么作用?(分数
32、:2.33)_正确答案:()解析:当 CPU检测到 D触发器的 Q=1时,可用 IN AL,六、综合分析设计题(总题数:2,分数:20.00)38.下图为一微机系统的结构框图,#1、#2、#3 是 CPU总线,其中#3 为控制总线,h 为 信号。试分析该结构框图,说明#1、#2 各为何种总线,ag 各为何种信号,U 1 U 9 为何种器件? (分数:10.00)_正确答案:()解析:该微机系统由 RAM、ROM、键盘、显示器、打印机及其接口组成。 (1)CPU三总线中已知#3 为控制总线,#1 与#2 中的#2 是双向总线,因此为数据总线;#1 为地址总线。 (2)信号 h接 U 1 的控制端
33、 ,h 经反相后接 U 2 的控制端 G,h 为 ,U 1 、U 2 为地址译码器,其中 U 1 供上部 I/O接口的地址译码,U 2 供下部存储器的地址译码。U 3 为键盘接口,是输入接口应为三态缓冲器,U 4 、U 5 分别是显示器接口和打印机接口是输出接日,应为锁存器。U 6 、U 7 的数据线为双向线,应为 RAM,而 U 8 、U 9 的数据线为输出线,应为 ROM。 (3)信号 a、f、g 为 RD信号,b、c 为 信号,d、e 为 或 39.有一微机系统的 I/O接口系统如下图所示。要求在定时中断服务程序中完成 A/D转换及数据采集,请编写该中断服务程序,其中: (分数:10.00)_正确答案:()解析:LOP:IN AL,85H TEST AL,01 H JNZ LOP OUT 88H,AL(88H也可为 89H、8AH 或 8BH) LOP1:IN AL,86H TEST AL,01H JZ LOP1 IN AL,8CH(8CH也可为 8DH、8EH 或 8FH) MOV BUFFER,AL