欢迎来到麦多课文档分享! | 帮助中心 海量文档,免费浏览,给你所需,享你所想!
麦多课文档分享
全部分类
  • 标准规范>
  • 教学课件>
  • 考试资料>
  • 办公文档>
  • 学术论文>
  • 行业资料>
  • 易语言源码>
  • ImageVerifierCode 换一换
    首页 麦多课文档分享 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    【计算机类职业资格】网络工程师-计算机组成与结构、数据通信基础及答案解析.doc

    • 资源ID:1336503       资源大小:109.50KB        全文页数:26页
    • 资源格式: DOC        下载积分:5000积分
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    二维码
    微信扫一扫登录
    下载资源需要5000积分(如需开发票,请勿充值!)
    邮箱/手机:
    温馨提示:
    如需开发票,请勿充值!快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如需开发票,请勿充值!如填写123,账号就是123,密码也是123。
    支付方式: 支付宝扫码支付    微信扫码支付   
    验证码:   换一换

    加入VIP,交流精品资源
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    【计算机类职业资格】网络工程师-计算机组成与结构、数据通信基础及答案解析.doc

    1、网络工程师-计算机组成与结构、数据通信基础及答案解析(总分:100.00,做题时间:90 分钟)一、单项选择题(总题数:53,分数:100.00)地址编号从 80000H 到 BFFFFH 且按字节编址的内存容量为_KB,若用 16K4bit 的存储器芯片构成该内存,共需多少_片。(分数:3.20)(1).A128 B256 C512 D1024(分数:1.60)A.B.C.D.(2).A8 B16 C32 D64(分数:1.60)A.B.C.D.1.若计算机存储数据采用的是双符号位(00 表示正号、11 表示负号),两个符号相同的数相加时,如果运算结果的两个符号位经_运算得 1,则可断定这两

    2、个数相加的结果产生了溢出。A逻辑与 B逻辑或C逻辑同或 D逻辑异或(分数:1.60)A.B.C.D.2.以下关于数的定点表示或浮点表示的叙述中,不正确的是_。A定点表示法表示的数(称为定点数)常分为定点整数和定点小数两种B定点表示法中,小数点需要占用一个存储位C浮点表示法用阶码和尾数来表示数,称为浮点数D在总位数相同的情况下,浮点表示法可以表示更大的数(分数:1.60)A.B.C.D.3.若某整数的 16 位补码为 FFFFH(H 表示十六进制),则该数的十进制值为_。A0 B-1 C2 16-1 D-2 16-1(分数:1.60)A.B.C.D.4.若计算机采用 8 位整数补码表示数据,则_

    3、运算将产生溢出。A-127+1 B-127-1 C127+1 D127-1(分数:1.60)A.B.C.D.5.指令寄存器的位数取决于_。A存储器的容量 B指令字长C数据总线的宽度 D地址总线的宽度(分数:1.60)A.B.C.D.6.在 CPU 中,_不仅要保证指令的正确执行,还要能够处理异常事件。A运算器 B控制器 C寄存器租 D内部总线(分数:1.60)A.B.C.D.7.X、Y 为逻辑变量,与逻辑表达式 X+ Y 等价的是_。AX+ B + C (分数:1.60)A.B.C.D.8.在 CPU 中用于跟踪指令地址的寄存器是_。A地址寄存器(MAR) B数据寄存器(MDR)C程序计数器(

    4、PC) D指令寄存器(IR)(分数:1.60)A.B.C.D.9.编写汇编语言程序时,下列寄存器中,程序员可访问的是_。A程序计数器(PC) B指令寄存器(IR)C存储器数据寄存器(MDR) D存储器地址寄存器(MAR)(分数:1.60)A.B.C.D.10.若某条无条件转移汇编指令采用直接寻址,则该指令的功能是将指令中的地址码送入_。APC(程序计数器) BAR(地址寄存器)CAC(累加器) DALU(算逻运算单元)(分数:1.60)A.B.C.D.11.常用的虚拟存储器由_两级存储器组成。A主存-辅存 B主存-网盘 CCache-主存 DCache-硬盘(分数:1.60)A.B.C.D.1

    5、2.在程序执行过程中,Cache 与主存的地址映像由_。A硬件自动完成 B程序员调度C操作系统管理 D程序员与操作系统协同完成(分数:1.60)A.B.C.D.13.若某计算机字长为 32 位,内存容量为 2GB,按字编址,则可寻址范围为_。A1024M B1GBC512MB D2GB(分数:1.60)A.B.C.D.14.位于 CPU 与主存之间的高速缓冲存储器 Cache 用于存放部分主存数据的拷贝,主存地址与 Cache 地址之间的转换工作由_完成。A硬件 B软件 C用户 D程序员(分数:1.60)A.B.C.D.15.内存单元按字节编址,地址 0000A000H0000BFFFH 共有

    6、_个存储单元。A8192K B1024K C13K D8K(分数:1.60)A.B.C.D.16.相联存储器按_访问。A地址 B先入后出的方式 C内容 D先入先出的方式(分数:1.60)A.B.C.D.17.计算机中主存储器主要由存储体、控制线路、地址寄存器、数据寄存器和_组成。A地址译码电路 B地址和数据总线C微操作形成部件 D指令译码器(分数:1.60)A.B.C.D.18.在程序的执行过程中,Cache 与主存的地址映像由_。A专门的硬件自动完成 B程序员进行调度C操作系统进行管理 D程序员和操作系统共同协调完成(分数:1.60)A.B.C.D.19.若某计算机系统的 I/O 接口与主存

    7、采用统一编址,则输入输出操作是通过_指令来完成的。A控制 B中断C输入输出 D访存(分数:1.60)A.B.C.D.20.中断向量可提供_。AI/O 设备的端口地址 B所传送数据的起始地址C中断服务程序的入口地址 D主程序的断点地址(分数:1.60)A.B.C.D.21.为了便于实现多级中断,使用_来保护断点和现场最有效。AROM B中断向量表 C通用寄存器 D堆栈(分数:1.60)A.B.C.D.22.DMA 工作方式下,在_之间建立直接的数据通信。ACPU 与外设 BCPU 与主存 C主存与外设 D外设与外设(分数:1.60)A.B.C.D.23.在输入输出控制方法中,采用_可以使得设备与

    8、主存间的数据块传送无需 CPU 干预。A程序控制输入输出 B中断CDMA D总线控制(分数:1.60)A.B.C.D.24.在计算机系统中采用总线结构,便于实现系统的积木化构造,同时可以_。A提高数据传输速度 B提高数据传输量C减少信息传输线的数量 D减少指令系统的复杂性(分数:1.60)A.B.C.D.25.若 CPU 要执行的指令为“MOVR1,#45”(即将数值 45 传送到寄存器 R1 中),则该指令中采用的寻址方式为_。A直接寻址和立即寻址 B寄存器寻址和立即寻址C相对寻址和直接寻址 D寄存器间接寻址和直接寻址(分数:1.60)A.B.C.D.26.指令系统中采用不同寻址方式的目的是

    9、_。A提高从内存获取数据的速度 B提高从外存获取数据的速度C降低操作码的译码难度 D扩大寻址空间并提高编程灵活性(分数:1.60)A.B.C.D.27.计算机指令一般包括操作码和地址码两部分,为分析执行一条指令,其_。A操作码应存入指令寄存器(IR),地址码应存入程序计数器(PC)B操作码应存入程序计数器(PC),地址码应存入指令寄存器(IR)C操作码和地址码都应存入指令寄存器D操作码和地址码都应存入程序计数器(分数:1.60)A.B.C.D.28.某计算机系统由下图所示的部件构成,假定每个部件的千小时可靠度为 R,则该系统的干小时可靠度为_。(分数:1.60)A.B.C.D.29.软件产品的

    10、可靠度并不取决于_。A潜在错误的数量 B潜在错误的位置C软件产品的使用方法 D软件产品的开发方式(分数:1.60)A.B.C.D.30.设信道带宽为 3000Hz,信噪比为 30dB,则信道可达到的最大数据速率约为_b/s。A10000 B20000 C30000 D40000(分数:1.60)A.B.C.D.31.在相隔 400km 的两地间通过电缆以 4800bit/s 的速率传送 3000bit 长的数据包,从开始发送到接收完数据需要的时间是_。A480ms B607ms C612ms D627ms(分数:1.60)A.B.C.D.32.在地面上相隔 2000km 的两地之间通过卫星信道

    11、传送 4000bit 长的数据包,如果数据速率为 64kb/s,则从开始发送到接收完成需要的时间是_。A48ms B640ms C322.5ms D332.5ms(分数:1.60)A.B.C.D.33.光纤分为单模光纤和多模光纤,这两种光纤的区别是_。A单模光纤的数据速率比多模光纤低B多模光纤比单模光纤传输距离更远C单模光纤比多模光纤的价格更便宜D多模光纤比单模光纤的纤芯直径粗(分数:1.60)A.B.C.D.曼彻斯特编码的效率是_%,4B/5B 编码的效率是_%。(分数:3.20)(1).A40 B50 C80 D100(分数:1.60)A.B.C.D.(2).A40 B50 C80 D10

    12、0(分数:1.60)A.B.C.D.10BASE-T 以太网使用曼彻斯特编码,其编码效率为_%,在快速以太网中使用 4B/5B 编码,其编码效率为_%。(分数:3.20)(1).A30 B50 C80 D90(分数:1.60)A.B.C.D.(2).A30 B50 C80 D90(分数:1.60)A.B.C.D.34.下图中画出了曼彻斯特编码和差分曼彻斯特编码的波形图,实际传送的比特串为_。(分数:1.60)A.B.C.D.35.下面关于 Manchester 编码的叙述中,错误的是_。AManchester 编码是一种双相码BManchester 编码提供了比特同步信息CManchester

    13、 编码的效率为 50%DManchester 编码应用在高速以太网中(分数:1.60)A.B.C.D.在异步通信中,每个字符包含 1 位起始位、7 位数据位、1 位奇偶位和 1 位终止位,每秒钟传送 200 个字符,采用 DPSK 调制,则码元速率为_,有效数据速率为_。(分数:3.20)(1).A200 波特 B500 波特 C1000 波特 D2000 波特(分数:1.60)A.B.C.D.(2).A200b/s B1000b/s C1400b/s D2000b/s(分数:1.60)A.B.C.D.36.设信道采用 2DPSK 调制,码元速率为 300 波特,则最大数据速率为_b/s。A3

    14、00 B600 C900 D1200(分数:1.60)A.B.C.D.37.假设模拟信号的频率范围是 3-9MHz,采用频率必须大于_,才能使得到的样本信号不失真。A6MHz B12MHz C18MHz D20MHz(分数:1.60)A.B.C.D.38.设信道带宽为 3400Hz,采用 PCM 编码,采样周期为 125s,每个样本量化为 256 个等级,则信道的数据速率为_。A10Kb/s B16Kb/s C56Kb/s D64Kb/s(分数:1.60)A.B.C.D.39.设信道带宽为 4000Hz,采用 PCM 编码,采样周期为 125s,每个样本量化为 128 个等级,则信道的数据速率

    15、为_。A10Kb/s B16Kb/s C56Kb/s D64Kb/s(分数:1.60)A.B.C.D.40.假设模拟信号的最高频率为 10MHz,采样频率必须大于_时,才能使得到的样本信号不失真。A6MHz B12MHz C18MHz D20MHz(分数:1.60)A.B.C.D.41.在异步通信中,每个字符包含 1 位起始位,7 位数据位,1 位奇偶位和 2 位终止位,每秒钟传送 100 个字符,则有效数据速率为_。A100b/s B500b/s C700b/s D1000b/s(分数:1.60)A.B.C.D.42.下列选项中,不采用虚电路通信的网络是_网。AX.25 B帧中继 CATM

    16、DIP(分数:1.60)A.B.C.D.43.在异步通信中,每个字符包含 1 位起始位、7 位数据位、1 位奇偶位和 2 位终止位,每秒钟传送 100 个字符,则有效数据速率为_。A500b/s B700b/s C770b/s D1100b/s(分数:1.60)A.B.C.D.E1 载波的数据速率是_Mb/s,T1 载波的数据速率是_Mb/s。(分数:3.20)(1).A1.544 B2.048 C6.312 D8.448(分数:1.60)A.B.C.D.(2).A1.544 B2.048 C6.312 D8.448(分数:1.60)A.B.C.D.EI 信道的数据速率是_,其中每个话音信道的

    17、数据速率是_。(分数:3.20)(1).A1.544Mb/s B2.048Mb/s C6.312Mb/s D44.736Mb/s(分数:1.60)A.B.C.D.(2).A56kb/s B64kb/s C128kb/s D2048kb/s(分数:1.60)A.B.C.D.44.总线复用方式可以_。A提高总线的传输带宽 B增加总线的功能C减少总线中信号线的数量 D提高 CPU 利用率(分数:1.60)A.B.C.D.同步数字系列(SDH)是光纤信道复用标准,其中最常用的 STM-1(OC-3)的数据速率是_,STM-4(OC-12)的数据速率是_。(分数:3.20)(1).A155.520Mb/

    18、s B622.080Mb/sC2488.320Mb/s D10Gb/s(分数:1.60)A.B.C.D.(2).A155.520Mb/s B622.080Mb/sC2488.320Mb/s D10Gb/s(分数:1.60)A.B.C.D.循环冗余校验标准 CRC-16 的生成多项式为 G(x)=x16+x15+x2+1,它产生的校验码是_位。接收端发现错误后采取的措施是_。(分数:3.20)(1).A2 B4C16 D32(分数:1.60)A.B.C.D.(2).A自动纠错 B报告上层协议C重新生成数据 D自动请求重发(分数:1.60)A.B.C.D.45.采用 CRC 进行差错校验,生成多项

    19、式为 G(X)=X4+X+1,信息码字为 10111,则计算出的 CRC 校验码是_。A0000 B0100 C0010 D1100(分数:4.00)A.B.C.D.网络工程师-计算机组成与结构、数据通信基础答案解析(总分:100.00,做题时间:90 分钟)一、单项选择题(总题数:53,分数:100.00)地址编号从 80000H 到 BFFFFH 且按字节编址的内存容量为_KB,若用 16K4bit 的存储器芯片构成该内存,共需多少_片。(分数:3.20)(1).A128 B256 C512 D1024(分数:1.60)A.B. C.D.解析:解析 地址编号从 80000H 到 BFFFF

    20、H 且按字节编址的内存容量是 3FFFFH,即为 262144B=256KB。若用 164bit 的存储器芯片构成该内存,共需多少 256/8=32 片。(2).A8 B16 C32 D64(分数:1.60)A.B.C. D.解析:1.若计算机存储数据采用的是双符号位(00 表示正号、11 表示负号),两个符号相同的数相加时,如果运算结果的两个符号位经_运算得 1,则可断定这两个数相加的结果产生了溢出。A逻辑与 B逻辑或C逻辑同或 D逻辑异或(分数:1.60)A.B.C.D. 解析:解析 计算机运算溢出检测机制,采用双符号位,00 表示正号,11 表示负号。如果进位将会导致符号位不一致,从而检

    21、测出溢出。结果的符号位为 01 时,称为上溢;为 10 时,称为下溢。如果运算结果的两个符号位经逻辑异或运算得 1,则可断定这两个数相加的结果产生了溢出。2.以下关于数的定点表示或浮点表示的叙述中,不正确的是_。A定点表示法表示的数(称为定点数)常分为定点整数和定点小数两种B定点表示法中,小数点需要占用一个存储位C浮点表示法用阶码和尾数来表示数,称为浮点数D在总位数相同的情况下,浮点表示法可以表示更大的数(分数:1.60)A.B. C.D.解析:解析 实际处理的数既有整数部分又有小数部分,根据小数点位置是否固定,分为两种表示格式:定点格式和浮点格式。计算机中的小数点是虚的,所以不占用存储空间。

    22、3.若某整数的 16 位补码为 FFFFH(H 表示十六进制),则该数的十进制值为_。A0 B-1 C2 16-1 D-2 16-1(分数:1.60)A.B. C.D.解析:解析 负数的补码:符号位为 1,其余位为该数绝对值的原码按位取反,然后整个数加 1。-1 的原码为 1000000000000001,-1 的反码为 1111111111111110,因此-1 的补码为 1111111111111111=FFFF。4.若计算机采用 8 位整数补码表示数据,则_运算将产生溢出。A-127+1 B-127-1 C127+1 D127-1(分数:1.60)A.B.C. D.解析:解析 85 整数

    23、补码的表示范围为-128+127。-128 补 =10000000,127 补 =01111111。对于选项C 中,很明显 127+1=128 超过了 8 位整数的表示范围。我们也可以通过计算来证明:5.指令寄存器的位数取决于_。A存储器的容量 B指令字长C数据总线的宽度 D地址总线的宽度(分数:1.60)A.B. C.D.解析:解析 指令寄存器(IR,Instruction Register)存放当前从主存储器读出的正在执行的一条指令。当执行一条指令时,先把它从内存取到数据寄存器(DR,Data Register)中,然后再传送至 IR。指令划分为操作码和地址码字段,由二进制数字组成。因此,

    24、指令寄存器的位数取决于指令字长。6.在 CPU 中,_不仅要保证指令的正确执行,还要能够处理异常事件。A运算器 B控制器 C寄存器租 D内部总线(分数:1.60)A.B. C.D.解析:解析 运算器主要完成算术运算、逻辑运算和移位操作;控制器用于实现指令的读入、寄存、译码和在执行过程中有序地发出控制信号;寄存器用于暂存寻址和计算过程中的信息。7.X、Y 为逻辑变量,与逻辑表达式 X+ Y 等价的是_。AX+ B + C (分数:1.60)A.B.C.D. 解析:解析 若 X 为真,则 X+ Y 的值为真,若 X 为假,则 X+8.在 CPU 中用于跟踪指令地址的寄存器是_。A地址寄存器(MAR

    25、) B数据寄存器(MDR)C程序计数器(PC) D指令寄存器(IR)(分数:1.60)A.B.C. D.解析:解析 程序计数器是用于存放下一条指令所在单元的地址的地方。9.编写汇编语言程序时,下列寄存器中,程序员可访问的是_。A程序计数器(PC) B指令寄存器(IR)C存储器数据寄存器(MDR) D存储器地址寄存器(MAR)(分数:1.60)A. B.C.D.解析:解析 为了保证程序能够连续地执行下去,CPU 必须具有某些手段来确定一条指令的地址。程序计数器 PC 的作用就是控制下一指令的位置,包括控制跳转。10.若某条无条件转移汇编指令采用直接寻址,则该指令的功能是将指令中的地址码送入_。A

    26、PC(程序计数器) BAR(地址寄存器)CAC(累加器) DALU(算逻运算单元)(分数:1.60)A. B.C.D.解析:解析 程序计数器是用于存放下一条指令所在单元的地址的地方。单片机及汇编语言中常称作PC(program counter)。为了保证程序(在操作系统中理解为进程)能够连续地执行下去,CPU 必须具有某些手段来确定下一条指令的地址。而程序计数器正是起到这种作用,所以通常又称为指令计数器。在程序开始执行前,必须将它的起始地址,即程序的一条指令所在的内存单元地址送入 PC,因此 PC 的内容即是从内存提取的第一条指令的地址。当执行指令时,CPU 将自动修改 PC 的内容,即每执行

    27、一条指令 PC 增加一个量,这个量等于指令所含的字节数,以便使其保持的总是将要执行的下一条指令的地址。由于大多数指令都是按顺序来执行的,所以修改的过程通常只是简单的对 PC 加 1。当程序转移时,转移指令执行的最终结果就是要改变 PC 的值,此 PC 值就是转去的地址,以此实现转移。有些机器中也称 PC 为指令指针 IP(Instruction Pointer)。11.常用的虚拟存储器由_两级存储器组成。A主存-辅存 B主存-网盘 CCache-主存 DCache-硬盘(分数:1.60)A. B.C.D.解析:解析 主存-辅存 内存在计算机中的作用很大,电脑中所有运行的程序都需要经过内存来执行

    28、,如果执行的程序很大或很多,就会导致内存消耗殆尽。为了解决这个问题,Windows 扣运用了虚拟内存技术,即拿出一部分硬盘空间来处理。12.在程序执行过程中,Cache 与主存的地址映像由_。A硬件自动完成 B程序员调度C操作系统管理 D程序员与操作系统协同完成(分数:1.60)A. B.C.D.解析:解析 程序执行过程中,Cache 和主存都被分成若干个大小相等的块,每块由若干个字节组成,主存和 Cache 的数据交换是以块为单位,需要考虑二者地址的逻辑关系。地址映像:把主存地址空间映像到 Cache 地址空间,即按某种规则把主存的块复制到 Cache 中。映像可分为全相联映像、直接映像和组

    29、相联映像等。Cache 的地址变换和数据块的替换算法都采用硬件。13.若某计算机字长为 32 位,内存容量为 2GB,按字编址,则可寻址范围为_。A1024M B1GBC512MB D2GB(分数:1.60)A.B.C. D.解析:解析 计算机字长为 32 位,内存容量为 2GB,按字节编址,它的寻址范围是 2G。按字编址,它的寻址范围是 2G8/32=0.5G=512MB。14.位于 CPU 与主存之间的高速缓冲存储器 Cache 用于存放部分主存数据的拷贝,主存地址与 Cache 地址之间的转换工作由_完成。A硬件 B软件 C用户 D程序员(分数:1.60)A. B.C.D.解析:解析 基

    30、本概念题,Cache 与内存之间的地址转换由硬件完成。15.内存单元按字节编址,地址 0000A000H0000BFFFH 共有_个存储单元。A8192K B1024K C13K D8K(分数:1.60)A.B.C.D. 解析:解析 BFFFH-A000H+1=2000H=2 13=23210=8K。16.相联存储器按_访问。A地址 B先入后出的方式 C内容 D先入先出的方式(分数:1.60)A.B.C. D.解析:解析 相联存储器是一种按内容寻址的存储器。其工作原理就是把数据或数据的某一部分作为关键字,将该关键字与存储器中的每一单元进行比较,找出存储器中所有与关键字相同的数据。17.计算机中

    31、主存储器主要由存储体、控制线路、地址寄存器、数据寄存器和_组成。A地址译码电路 B地址和数据总线C微操作形成部件 D指令译码器(分数:1.60)A. B.C.D.解析:解析 主存储器一般由地址寄存器、数据寄存器、存储体、控制线路和地址译码电路等部分组成。18.在程序的执行过程中,Cache 与主存的地址映像由_。A专门的硬件自动完成 B程序员进行调度C操作系统进行管理 D程序员和操作系统共同协调完成(分数:1.60)A. B.C.D.解析:解析 程序执行过程中,Cache 和主存都被分成若干个大小相等的块,每块由若干个字节组成,主存和 Cache 的数据交换是以块为单位,需要考虑二者地址的逻辑

    32、关系。地址映像:把主存地址空间映像到 Cache 地址空间,即按某种规则把主存的块复制到 Cache 中。映像可分为全相联映像、直接映像和组相联映像等。Cache 的地址变换和数据块的替换算法都采用硬件实现。19.若某计算机系统的 I/O 接口与主存采用统一编址,则输入输出操作是通过_指令来完成的。A控制 B中断C输入输出 D访存(分数:1.60)A.B.C.D. 解析:解析 CPU 对 I/O 端口的编址方式主要有两种:一是独立编址方式,二是统一编址方式。独立编址方式是指系统使用一个不同于主存地址空间之外的单独的一个地址空间为外围设备及接口中的所有 I/O端口分配 I/O 地址。在这种方式下

    33、,CPU 指令系统中有专门的用于与设备进行数据传输的输入输出指令,对设备的访问必须使用这些专用指令进行。统一编址方式是指 I/O 端口与主存单元使用同一个地址空间进行统一编址。在这种方式下,CPU 指令系统中无须设置专门的与设备进行数据传输的输入输出指令,I/O端口被当成主存单元同样对待,对主存单元进行访问和操作的指令可以同样用于对 I/O 端口的访问和操作。20.中断向量可提供_。AI/O 设备的端口地址 B所传送数据的起始地址C中断服务程序的入口地址 D主程序的断点地址(分数:1.60)A.B.C. D.解析:解析 早期的微机系统中将由硬件产生的中断标识码(中断源的识别标志,可用来形成相应

    34、的中断服务程序的入口地址或存放中断服务程序的首地址)称为中断向量。中断向量是中断服务程序的入口地址。在某些计算机中,中断向量的位置存放一条跳转到中断服务程序入口地址的跳转指令。21.为了便于实现多级中断,使用_来保护断点和现场最有效。AROM B中断向量表 C通用寄存器 D堆栈(分数:1.60)A.B.C.D. 解析:解析 堆栈是一种数据项按序排列的数据结构,只能在一端(称为栈顶(top)对数据项进行插入和删除。为了便于实现多级中断,使用堆栈来保护断点和现场最有效。22.DMA 工作方式下,在_之间建立直接的数据通信。ACPU 与外设 BCPU 与主存 C主存与外设 D外设与外设(分数:1.6

    35、0)A.B.C. D.解析:解析 DMA 即直接内存访问模式,简单地说,总线控制权在 CPU“手上”,外设无权直接访问内存,需要 CPU 参与,但 DMA 控制器从 CPU 那“偷出”几个时钟来控制总线,让外设可以直接访问内存,这样外设的读写就不需要 CPU 参与,降低了 CPU 的占用率。23.在输入输出控制方法中,采用_可以使得设备与主存间的数据块传送无需 CPU 干预。A程序控制输入输出 B中断CDMA D总线控制(分数:1.60)A.B.C. D.解析:解析 DMA (Direct Memory Access)技术通过硬件控制将数据块在内存和输入输出设备间直接传送,不需要 CPU 的任

    36、何干涉,只需 CPU 在过程开始启动与过程结束时的处理,实际操作由 DMA 硬件直接执行完成,CPU 在传送过程中可做别的事情。24.在计算机系统中采用总线结构,便于实现系统的积木化构造,同时可以_。A提高数据传输速度 B提高数据传输量C减少信息传输线的数量 D减少指令系统的复杂性(分数:1.60)A.B.C. D.解析:解析 计算机系统中采用总线结构可以减少信息传输线的数量。25.若 CPU 要执行的指令为“MOVR1,#45”(即将数值 45 传送到寄存器 R1 中),则该指令中采用的寻址方式为_。A直接寻址和立即寻址 B寄存器寻址和立即寻址C相对寻址和直接寻址 D寄存器间接寻址和直接寻址

    37、(分数:1.60)A.B. C.D.解析:解析 操作数作为指令的一部分而直接写在指令中为立即寻址,把目标操作数存入寄存器的为寄存器寻址。26.指令系统中采用不同寻址方式的目的是_。A提高从内存获取数据的速度 B提高从外存获取数据的速度C降低操作码的译码难度 D扩大寻址空间并提高编程灵活性(分数:1.60)A.B.C.D. 解析:解析 指令系统中采用不同寻址方式的目的是缩短指令长度,扩大寻址空间,提高编程灵活性。27.计算机指令一般包括操作码和地址码两部分,为分析执行一条指令,其_。A操作码应存入指令寄存器(IR),地址码应存入程序计数器(PC)B操作码应存入程序计数器(PC),地址码应存入指令

    38、寄存器(IR)C操作码和地址码都应存入指令寄存器D操作码和地址码都应存入程序计数器(分数:1.60)A.B.C. D.解析:解析 指令寄存器(IR)用来保存当前正在执行的一条指令。当执行一条指令时,先把它从内存取到数据寄存器(DR)中,然后再传送至 IR。指令划分为操作码和地址码字段,由二进制数字组成。为了执行任何给定的指令,必须对操作码进行测试,以便识别所要求的操作。指令译码器就是做这项工作的。指令寄存器中操作码字段的输出就是指令译码器的输入。操作码一经译码后,即可向操作控制器发出具体操作的特定信号。28.某计算机系统由下图所示的部件构成,假定每个部件的千小时可靠度为 R,则该系统的干小时可

    39、靠度为_。(分数:1.60)A.B.C.D. 解析:解析 并行的可靠度=1-(1-R)(1-R)总可靠度=(1-(1-R)(1-R)R(1-(1-R)(1-R)29.软件产品的可靠度并不取决于_。A潜在错误的数量 B潜在错误的位置C软件产品的使用方法 D软件产品的开发方式(分数:1.60)A.B.C.D. 解析:解析 软件产品的可靠度取决于潜在错误的数量、潜在错误的位置以及软件产品的使用方法,所以选 D。30.设信道带宽为 3000Hz,信噪比为 30dB,则信道可达到的最大数据速率约为_b/s。A10000 B20000 C30000 D40000(分数:1.60)A.B.C. D.解析:解

    40、析 香农定理描述了一个有噪声信道的极限数据速率和带宽之间的关系,该公式为:C=Wlog2(1+S/N),其中,C 表示信道的极限数据速率,W 表示信道带宽,S 表示信道内所传送信号的平均功率,N 为信道内的噪声功率,S/N 叫做信噪比。本题中信噪比是 30dB,即 S/N=1000,因此我们有 C=3000log2(1+1000)信道可达到的最大数据速率约为C 约为 300000bps。31.在相隔 400km 的两地间通过电缆以 4800bit/s 的速率传送 3000bit 长的数据包,从开始发送到接收完数据需要的时间是_。A480ms B607ms C612ms D627ms(分数:1.

    41、60)A.B.C.D. 解析:解析 总时间=线路延迟+调制延迟线路延迟=传输距离/传输速度。电信号在电缆上的传输速度大约是 200000km/s。因此线路延迟=400/200000=2ms调制延迟=数据帧大小/比特率=3000/4800=625ms因此,总时间=2+625=627ms。32.在地面上相隔 2000km 的两地之间通过卫星信道传送 4000bit 长的数据包,如果数据速率为 64kb/s,则从开始发送到接收完成需要的时间是_。A48ms B640ms C322.5ms D332.5ms(分数:1.60)A.B.C.D. 解析:解析 总的时间=4000bit 长的数据包的发送时间+

    42、卫星传输延迟时间。发送 4000bit 需要 4000b/64kb/s=62.5ms。卫星传输延迟较大,大约为 270ms。因此总的时间为62.5+270=332.5ms。33.光纤分为单模光纤和多模光纤,这两种光纤的区别是_。A单模光纤的数据速率比多模光纤低B多模光纤比单模光纤传输距离更远C单模光纤比多模光纤的价格更便宜D多模光纤比单模光纤的纤芯直径粗(分数:1.60)A.B.C.D. 解析:解析 多模光纤纤芯直径较大,可为 50m 和 61.5m 两种;单模光纤纤芯直径较小,一般为910m。可见多模光纤比单模光纤的纤芯直径粗,选项 D 是正确的。由于单模光纤纤芯直径很小,理论上只能传导一种

    43、模式的光,从而避免了模态色散,光在其中无反射地沿直线传播,因此具有较高的数据速率,传输距离较长,但成本较高。相对而言,多模光纤的传输速率较低,传输距离较短。曼彻斯特编码的效率是_%,4B/5B 编码的效率是_%。(分数:3.20)(1).A40 B50 C80 D100(分数:1.60)A.B. C.D.解析:解析 曼彻斯特编码中的每个比特位需要两次信号变化,因此编码效率只有 50%,mB/nB 编码的效率计算公式为:m/n*100%,对于 4B/5B 编码和 8B/10B 编码,编码效率均为 80%。(2).A40 B50 C80 D100(分数:1.60)A.B.C. D.解析:10BAS

    44、E-T 以太网使用曼彻斯特编码,其编码效率为_%,在快速以太网中使用 4B/5B 编码,其编码效率为_%。(分数:3.20)(1).A30 B50 C80 D90(分数:1.60)A.B. C.D.解析:解析 曼彻斯特编码每个比特位需要两次信号变化,因此编码效率只有 50%,这意味着比特率只是波特率的一半。这种编码效率在低速的通信系统(如 10 兆以太网)中尚可以接受,但在高速通信系统中是难以接受的。mB/nB 编码的效率计算公式为:m/n*100%。由于 mn,所以 mB/nB 编码的效率并不能达到 100%,对于4B/5B 编码和 8B/10B 编码,编码效率均为 80%,而 64B/66

    45、B 编码的编码效率则达到 96.97%。(2).A30 B50 C80 D90(分数:1.60)A.B.C. D.解析:34.下图中画出了曼彻斯特编码和差分曼彻斯特编码的波形图,实际传送的比特串为_。(分数:1.60)A.B.C. D.解析:解析 曼彻斯特编码是一种双相码。高电平到低电平的转换边表示 0,而用低电平到高电平的转换边表示 1,位中间的电平转换边既表示了数据代码,也作为定时信号使用。差分曼彻斯特编码也是一种双相码。这种编码的码元中间的电平转换边只作为定时信号,而不表示数据。数据的表示在于每一位开始处是否有电平转换:有电平转换表示 0,无电平转换表示 1。所以图中所示的比特串应为 0

    46、1010011。35.下面关于 Manchester 编码的叙述中,错误的是_。AManchester 编码是一种双相码BManchester 编码提供了比特同步信息CManchester 编码的效率为 50%DManchester 编码应用在高速以太网中(分数:1.60)A.B.C.D. 解析:解析 Manchester 编码是一种双相码,用电平的跳变表示二进制位:从高电平到低电平的转换边表示“0”,用低电平到高电平的转换边表示“1”,相反表示也可。这种编码的电平转换既表示了数据,也可作为定时信号使用。由于每位中间都有一次电平跳变,因此波特率是数据传输速率的 2 倍,可见编码的效率仅为 50%。Manchester 编码应用在以太网中,而不是高速以太网中。在异步通信中,每个字符包含 1 位起始位、7 位数据位、1 位奇偶位和 1 位终止位,每秒钟传送 200 个字符,采用 DPSK 调制,则码元速率为_,有效数据速率为_。(分数:3.20)(1).A200 波特 B500 波


    注意事项

    本文(【计算机类职业资格】网络工程师-计算机组成与结构、数据通信基础及答案解析.doc)为本站会员(fuellot230)主动上传,麦多课文档分享仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知麦多课文档分享(点击联系客服),我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2019 麦多课文库(www.mydoc123.com)网站版权所有
    备案/许可证编号:苏ICP备17064731号-1 

    收起
    展开